业界领先的全新 1.8V 版 VersaClock® 3S 可编程时钟发生器,为消耗品和计算系统创造具有竞争力的性能、能耗和灵活性。
2017-09-28 10:15:468178 时钟发生器、相位噪声和抖动对数据转换器(ADC和DAC)的动态范围和线性度的影响。文中将就时钟抖动对转换器SNR的影响进行理论分析,同时介绍运用ADI高性能时钟发生器得到的仿真结果。ADI开发了一个独特
2018-10-18 11:29:03
概述:AD9577是一款既提供一个多路输出时钟发生器功能,又带有两个片上锁相环内核PLL1和PLL2,专门针对网络时钟应用而优化。PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现最高的网
2021-04-06 06:49:57
系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换器动态范围和线性度性能可能受到严重的影响。
2019-07-30 07:57:42
输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。 产品名称:时钟发生器 AD9520-3BCPZ特征低相位噪声、锁相环(PLL)片内VCO的调谐频率范围为
2019-07-09 11:50:41
(LVDS工作模式) AD9571ACPZPEC产品详情AD9571具有多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化。整数N PLL设计基于ADI公司成熟的高性能、低抖动
2019-07-09 10:19:09
AKD8140A Ver.2,AK8140A可编程多时钟发生器评估板。评估抖动性能和功能很容易
2020-07-27 15:01:46
本应用指南讨论了CY2254 PLL时钟发生器的内部结构,并提出一些使用建议。
2014-09-23 10:00:14
特征•单个3.3V电源•高性能时钟发生器,包括集成频率合成器的晶体振荡器电路•低输出抖动,低至380 fs(rms集成在10 kHz–20 MHz之间)•高频下的低相位噪声;在708 MHz时,在
2020-09-10 17:45:08
概述:MAX3625B是MAXIM公司生产的一款提供三路输出的低抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的低抖动,高精度时钟发生器。该器件集成一个晶体振荡器和锁相环(PLL)时钟
2021-05-18 07:39:05
供应 现货 CG635 斯坦福 时钟发生器 欧阳R:*** QQ:1226365851温馨提示:如果您找不到联系方式,请在浏览器上搜索一下,旺贸通仪器仪回收工厂或个人、库存闲置、二手仪器及附件。长期
2020-08-18 09:08:58
我要做毕业设计 叫 基于lmk03806的高性能可编程时钟发生器的设计与fpga实现,需要有protel 99se画 lmk03806的原理图和fpga的配置电路,用vhdl编程仿真,用fpga来配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27
我正在使用planahead 14.4在VC707上添加7系列MIG(IP版本1.07a)。当我使用第一个具有200MHz振荡器输入的时钟发生器驱动MIG时,我的设计可以完全路由,我尝试
2020-08-11 10:07:25
使用IIC函数来配置时钟发生器芯片在我们的例子中提供必要的时钟(25.175Mhz)。然而,即使我们提供了PPC,PPC也不执行这部分软件正确的从机地址等。如果有任何板载设置要像特定的跳线移除等那样使用时钟发生器芯片,请告诉我们。问候,Jai n Sas
2019-09-02 08:12:30
斯坦福 CG635 供应 CG635 时钟发生器 欧阳R:*** QQ:1226365851回收工厂或个人、库存闲置、二手仪器及附件。长期 专业销售、维修、回收 高频 二手仪器。温馨提示:如果您
2019-06-16 12:07:43
热卖现货 CG635 斯坦福 时钟发生器 欧阳R:*** QQ:1226365851温馨提示:如果您找不到联系方式,请在浏览器上搜索一下,旺贸通仪器仪回收工厂或个人、库存闲置、二手仪器及附件。长期
2020-12-03 08:39:05
AD9525 / PCBZ,用于AD9525时钟发生器的评估板。 AD9525旨在支持长期演进(LTE)和多载波GSM基站设计的转换器时钟要求。 AD9525提供低功耗,多输出,时钟分配功能和低抖动
2019-02-25 08:38:34
AD9576 / PCBZ,AD9576评估板提供多输出时钟发生器功能,包括两个专用锁相环(PLL)内核,具有灵活的频率转换功能,经过优化,可作为整个系统的强大异步时钟源,提供扩展功能通过监控和冗余
2019-02-25 09:40:01
SI52147-EVB,用于PoE无线接入点的时钟发生器评估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3标准的9端口PCIe时钟发生器
2020-08-27 14:27:11
的范围在100fs至300fs之间。这个12kHz-20MHz的标准相位噪声集成范围包括锁相环 (PLL) 频带内和频带外 (VCO) 噪声的影响。基准时钟发生器的相位噪声性能需要在PLL环路带宽内
2018-09-05 16:07:30
描述TIDA-00597 可为时钟发生器提供噪声非常低的输出电源。主要特色低噪声,适用于时钟发生器输出电流高达 800mA低相位噪声输出功率启用和禁用
2018-08-22 07:43:40
AC1571时钟发生器一款基于PLL的、适用于5G基站应用的时钟发生器。采用数字锁相环技术,以实现最佳的高频低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技术,管脚兼容843N571,可以
2022-08-11 16:26:33
具有音频时钟的 3G/高清/标清视频时钟发生器 Function Clock generator Number of outputs 4 Output frequency
2022-12-02 13:47:21
;SI5338Q-B-GMSi5338是一款高性能、低抖动的时钟发生器,能够在设备的四个输出驱动器中的每一个上合成任何频率。这个时间IC能够更换多达四个不同频率的
2023-10-17 17:02:33
AC1571 是用于 5G 基站应用的基于 PLL的时钟发生器,该芯片采用全数字锁相环技术,以实现最佳的高频低相噪性能,并具有低功耗和高PSRR能力。典型应用场景:· 无线基站· 
2023-12-12 14:25:17
时钟发生器芯片厂家 时钟芯片是一种基于PLL的时钟发生器,采用ADPLL(全数字锁相环)技术,以实现的高频低相噪性能,并具备低功耗和高PSNR能力,可实现小于0.3ps RMS的相位抖动性能
2023-12-29 09:29:50
时钟发生器芯片厂家 时钟芯片是一种基于PLL的时钟发生器,采用ADPLL(全数字锁相环)技术,以实现的高频低相噪性能,并具备低功耗和高PSNR能力,可实现小于0.3ps RMS的相位抖动性能
2024-02-04 11:41:14
MAX9489/MAX9471多输出时钟发生器构建集成时钟源
摘要:与典型的“本地”时钟方案相比,集成的多输出时钟发生器有许多优势。本文探讨了集中时钟发生器(如
2008-10-04 20:43:25922 Si5338 业界首个任意频率、任意输出的时钟发生器
高性能模拟与混合信号领导厂商Silicon Laboratories日前发表全新的时钟发生器和缓冲器系列,可为业
2008-11-10 09:39:441763
精密时钟发生器电路图
2009-03-25 09:35:221054
振荡器时钟发生器电路图
2009-04-13 08:54:22720 摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL内核和三种不同输出(LVPECL, HSTL,LVDS)的高精度时钟发生器。MAX945x时钟发生器具有四个主要的特点:集成VCXO,工作频率范围宽,PLL
2009-04-22 09:42:01966 摘要:与典型的“本地”时钟方案相比,集成的多输出时钟发生器有许多优势。本文探讨了集中时钟发生器(如MAX9489和MAX9471)的优点,如:降低系统成本、良好的信号完整性、抑制干
2009-04-22 10:11:53407 摘要:与典型的“本地”时钟方案相比,集成的多输出时钟发生器有许多优势。本文探讨了集中时钟发生器(如MAX9489和MAX9471)的优点,如:降低系统成本、良好的信号完整性、抑制干
2009-05-03 11:07:05653 MAX3625A 低抖动、精密时钟发生器,提供三路输出
2009-08-13 13:01:27828 评估低抖动PLL时钟发生器的电源噪声抑制性能
本文介绍了电源噪声对基于PLL的时钟发生器的干扰,并讨论了几种用于评估确定性抖动(DJ)的技术方案。推导出的关系式提
2009-09-18 08:46:321461 MAX3624 低抖动、精密时钟发生器,提供四路输出
概述
MAX3624是一款低抖动精密
2009-09-18 08:56:41682 Maxim推出高性能、三路输出时钟发生器MAX3625B
Maxim近日推出高性能、三路输出时钟发生器MAX3625B,适用于以太网和光纤通道网络设备。器件采用低噪声VCO和PLL架构,能够
2009-12-14 17:25:041041 MAX3625B 抖动仅为0.36ps的PLL时钟发生器
概述
MAX3625B是一款低抖动、精密时钟发生器,优化用于网络设备。器件内置晶体振荡器和锁相环(PLL)
2010-03-01 08:56:181345 MAX3679A高性能四路输出时钟发生器(Maxim)
Maxim推出用于以太网设备的高性能、四路输出时钟发生器MAX3679A。器件采用低噪声
2010-04-14 16:51:49778 如何利用GPS OEM来进行二次开发,产生高精度时钟发生器是一个研究的热点问题。在电力系统、CDMA2000、DVB、DMB等系统中,高精度的GPS
2010-07-24 15:45:26780 在电力系统、CDMA2000、DVB、DMB等系统中,高精度的GPS时钟发生器(GPS同步时钟)对维持系统正常运转有至关重要的意义。
那如何利用GPS OEM来进行二次开发,产生高精度时钟发生
2010-09-17 22:02:441273 这里设计一种基于DP标准采用μ工艺的发射端扩频时钟发生器。合理设计锁相环路,采用外加滤波器对压控振荡器的控制电压进行三角波调制,得到所需的扩频时钟。
2011-08-31 10:17:321763 MAX3636是一个高度灵活,高精度锁相环(PLL)时钟发生器为下一代网络设备的要求低抖动时钟发生器和强大的高速数据传输的分布进行了优化。
2011-10-11 11:15:221329 Silicon Laboratories (芯科实验室有限公司)日前宣布扩展其PCI Express(PCIe)时钟发生器和时钟缓冲器产品组合。
2012-02-02 09:31:561395 Pericom推出一项全新的HiFlex时钟发生器产品系列,该系列产品可提供多频率输出,同时具有超低噪声(抖动)、高集成度及高灵活性的特点,完美地适用于网络、云计算和其他需要多频率及输出的高性能平台。
2013-01-29 09:14:041045 双环路时钟发生器可清除抖动并提供多个高频输出
2016-01-04 17:41:130 10GHz扩频时钟发生器的设计_胡帅帅
2017-01-07 21:28:581 系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器、相位噪声和抖动性能,数据转换器、动态范围和线性度性能可能受到严重的影响。
2017-11-17 02:00:58752 Microchip基于MEMS的时钟发生器
2018-06-07 13:46:004534 Microchip基于MEMS的时钟发生器
2018-07-08 01:23:003933 据麦姆斯咨询报道,Microchip推出了业界尺寸最小的MEMS时钟发生器DSC613。这款新器件可在电路板上最多替换掉三个晶振和振荡器,从而减少高达80%的时钟元件布板空间。
2018-11-15 16:38:263910 AD9523:14路LVPECL/LVDS/HSTL输出 或29路LVCMOS输出 低抖动时钟发生器
2019-07-04 06:18:003604 TI推出超低抖动时钟发生器,以实现更可靠的电信基础设施设备,设计人员可以优化系统性能,简化设备配置并减少设计周期时间。
2019-08-09 15:10:281653 系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。
2019-08-07 17:51:436012 系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换器动态范围和线性度性能可能受到严重的影响。
2020-11-22 11:34:382666 AD9520-0:12路LVPECL/24路CMOS输出时钟发生器,集成2.8 GHz VCO
2021-03-19 09:02:270 AD9525: 8路LVPECL输出低抖动时钟发生器
2021-03-21 15:00:200 AD9518-1:6输出时钟发生器,集成2.5 GHz压控振荡器数据表
2021-03-22 19:55:031 AD9540:655 MHz低抖动时钟发生器数据表
2021-03-22 19:57:570 AD9518-3:6输出时钟发生器,集成2.0 GHz压控振荡器数据表
2021-04-13 11:13:252 AD9517-2:12输出时钟发生器,集成2.2 GHz压控振荡器数据表
2021-04-13 11:57:480 AD9517-1:12输出时钟发生器,集成2.5 GHz压控振荡器数据表
2021-04-13 12:02:551 AD9517-0:12输出时钟发生器,集成2.8 GHz压控振荡器数据表
2021-04-13 12:10:210 ADF4360-9:集成压控振荡器数据表的时钟发生器PLL
2021-04-14 14:10:440 AD9571:以太网时钟发生器,10个时钟输出
2021-04-16 10:21:563 AD9548:四/八路输入网络时钟发生器/同步器数据表
2021-04-16 11:41:0410 HMC1031:0.1 MHz至500 MHz时钟发生器,带整数N PLL数据表
2021-04-23 20:15:296 AD9520-5:12 LVPECL/24 CMOS输出时钟发生器数据表
2021-04-27 21:31:552 AD9516-5:14-输出时钟发生器数据表
2021-04-27 21:41:195 AD9551:多业务时钟发生器数据表
2021-04-28 10:30:520 AD9522-5:12 LVDS/24 CMOS输出时钟发生器数据表
2021-04-28 10:53:010 AD9577:带双锁相环、扩频和余量的时钟发生器数据表
2021-04-29 20:06:508 AD9547:双/四输入网络时钟发生器/同步器数据表
2021-04-30 08:48:1410 AN-1576:采用AD9958 500 MSPS DDS或AD9858 1 GSPS DDS和AD9515时钟分配IC的高性能ADC的低抖动采样时钟发生器
2021-04-30 09:48:4213 AD9517-4:12输出时钟发生器,集成1.6 GHz压控振荡器数据表
2021-04-30 15:51:4210 AD9575:网络时钟发生器,双输出数据表
2021-05-09 11:06:441 AD9531:3通道时钟发生器,24输出数据表
2021-05-15 15:24:0711 AD9576:双锁相环异步时钟发生器数据表
2021-05-16 12:57:550 AD9516-3:14输出时钟发生器,集成2.0 GHz压控振荡器数据表
2021-05-25 12:00:102 AD9517-0 12输出时钟发生器,集成2.8 GHz压控振荡器数据表
2021-06-16 12:14:494 集成2.2 GHz压控振荡器数据表的AD9517-2 12输出时钟发生器
2021-06-17 12:31:303 集成2.0 GHz压控振荡器数据表的AD9518-3 6输出时钟发生器
2021-06-17 15:38:273 集成2.5 GHz压控振荡器数据表的AD9517-1 12输出时钟发生器
2021-06-17 15:57:386 时钟发生器AD9516-0技术手册
2022-01-25 15:59:427 。Cypress时钟发生器兼容大量增值性能,如VCXO,扩频和输出相位校准,及其兼容流行接口标准的参考时钟/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
2022-04-22 09:02:09806 这是带有板上芯片(COB)的1Hz时钟发生器电路。通常,为数字时钟和计数器电路应用产生1Hz时钟的电路将IC与晶体和微调电容器等结合使用。
2022-06-07 10:43:501886 超低抖动时钟发生器如何优化串行链路系统性能
2022-11-04 09:50:150 9ZXL1951D PCIe 时钟发生器评估板用户指南
2023-03-21 19:21:130 本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考时钟发生器的电源噪声抑制(PSNR)性能。
2023-04-11 11:06:39811 极景微发布超小封装PCIe5.0时钟发生器日前,极景微(UltraSilicon)宣布,推出两款支持PCIe5.0接口标准的1输出及2输出时钟发生器,分别为US6D101和US6D102。该芯片具有
2023-02-02 15:25:54999 9ZXL1951D PCIe 时钟发生器评估板用户指南
2023-07-07 19:19:110 时钟合成器和时钟发生器是两种用于产生时钟信号的电子器件,它们在功能和应用上有一些区别。
2023-11-09 10:26:56298 的时钟发生器件的选择上往往少有考虑。目前市场上有性能属性大相径庭的众多时钟发生器。然而,如果不慎重考虑时钟发生器、相位噪声和抖动性能,数据转换器、动态范围和线性度性能可能受到严重的影响。...
2023-11-28 14:33:570 “核芯互联CLG440是一颗专为高性能服务器、计算中心应用推出的支持PCIe 6.0、符合CK440Q标准的高性能时钟发生器。
2024-01-16 15:57:40279 核芯互联近日发布了一款专为高性能服务器和计算中心应用打造的支持PCIe 6.0的高性能时钟发生器——CLG440。这款产品符合CK440Q标准,旨在满足下一代服务器和数据中心的需求。
2024-01-16 16:09:07446
评论
查看更多