1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
MSP430F5172使用ADS1220芯片采样,但是发现系统上电以后,DOUT/DRDY和DRDY引脚是高电平,没问题。配置I/O寄存器以后发现降到300mV左右,无法触发采样完成中断,请问这是什么原因?
其中DOUT/DRDY是P1.3,DRDY引脚是P1.4,I/O寄存器配置代码如下。 void portsInit (void) { P1OUT = BIT0;//CS P1DIR = 0xE7;//P1.0 P1.1 P1.2 P1.5 P1.6 P1.7 输出,P1.3 P1.4 输入 P2OUT = 0x00; P2DIR = 0xFF;//未用引脚,配置为输出模式。 P3OUT = 0x00; P3DIR = 0xFF;//未用引脚,配置为输出模式。 PJOUT = 0x00; PJDIR = 0xFF;//未用引脚,配置为输出模式。 PMAPPWD = 0x02D52; // Enable Write-access to modify port mapping registers P1MAP1 = PM_UCB0CLK; P1MAP2 = PM_UCB0SIMO; P1MAP3 = PM_UCB0SOMI; P1SEL |= (ADS_CLK + ADS_DIN + ADS_DOUT); //ADS1220 nDRDY Interrupt P1IES |= (ADS_DRDY_N); // High to Low Edge P1IFG &= ~(ADS_DRDY_N); // Clear any previous interrupt P1IE |= (ADS_DRDY_N); } 附ADS1220引脚图
|
|
相关推荐
2个回答
|
|
P1.4/PM_UCB0SIMO,这是SPI复用引脚,当P1SEL.4使能第二功能时,P1.4脚电平为模块自动控制了,肯定是设置为输出,和AD芯片的引脚冲突,如果要用SPI模块请修改电路,或者采用软件控制3个通信引脚来通信
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
205 浏览 0 评论
求助一下关于51系列单片机的Timer0的计时问题,TH0、TL0+1的时间是怎么算的?
1253 浏览 1 评论
【RA-Eco-RA4E2-64PIN-V1.0开发板试用】开箱+Keil环境搭建+点灯+点亮OLED
848 浏览 0 评论
【敏矽微ME32G070开发板免费体验】使用coremark测试敏矽微ME32G070 跑分
853 浏览 0 评论
【敏矽微ME32G070开发板免费体验】开箱+点灯+点亮OLED
1073 浏览 2 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12009 浏览 31 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 13:17 , Processed in 0.523509 second(s), Total 40, Slave 33 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号