1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
这是论坛一位仁兄的帖子 https://forums.xilinx.com/t5/%E7%BB%BC%E5%90%88%E6%8A%80%E6%9C%AF%E8%AE%A8%E8%AE%BA/%E6%B1%82%E5%8A%A9-%E5%A4%96%E9%83%A8%E9%80%BB%E8%BE%91%E5%92%8CMicroBlaze%E4%BA%A4%E6%8D%A2%E6%95%B0%E6%8D%AE/m-p/301099/highlight/true#M534 最近有个问题被困了好久,希望知道的大神能给一下解答,谢谢! 主要集中在vivado下microblzae和外部逻辑交互,采用的方式是外部逻辑通过AXI4将数据写到DDR3中,然后microblaze将数据从DDR3中读出。采用的是axi_burst_master的full模式,即自定义外设那,然后测试结果是外部逻辑和microblaze都可以单独对DDR3进行正常的读写操作,但是外部逻辑写入到DDR3中的数据在microblaze却读出不正确,读出的是ddr3中默认数据,microblaze写到DDR3中的数据在外部逻辑却可以正常读取到,暂时怀疑是没有写到DDR3中去,可能只是写到某一部分缓存中但并未真正写到DDR3中,困在这个地方好几天了,希望看到的话能给一下指导,不知道我这样实现流程对不对,谢谢。
|
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1287 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1036 浏览 0 评论
2359 浏览 1 评论
2067 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2325 浏览 0 评论
1861 浏览 49 评论
6004 浏览 113 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 03:09 , Processed in 0.439710 second(s), Total 67, Slave 50 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号