1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我在设计电路时,从FPGA出来的方波波形是很好的,上升沿也是垂直上升的,但经过mos隔离后,上升沿时间变长不在垂直上升。现在想办法需要减少上升沿时间,我的解决方法是将d级上的上拉电阻减小,但在这里想问大家有没有更好的方法
|
|
相关推荐
11个回答
|
|
|
|
|
|
说的不一定对 仅供参考 可以试试
1 R350 100R电阻减小 看下波形 2 R350上 并联一个二级管看下波形 但是R350 过大有损耗 过小 EMC影响所有建议你看下MOS管得资料看看吧 网上我看有利用二极管和三极管来提升上升沿速度的 你找找 |
|
|
|
回帖奖励 +1 分积分
驱动电流不足。可以把MOS管换成NPN的试试。不然就要加多个NPN管做E输出的电流放大。
|
|
|
|
我有试过R350减小,但发现它对下降沿有影响,对上升沿影响不大 |
|
|
|
我有试过R350减小,但发现它对下降沿有影响,对上升沿影响不大 |
|
|
|
R350前 后波形一样么?MOS的开关时间多少,你的方波周期多少
|
|
|
|
我觉得应该减小R355,缩短G极放放电时间
|
|
|
|
再减小R350没有效果的情况下,可以考虑加个图腾柱增加驱动能力
|
|
|
|
R355加上,但是要比R350大许多,7倍以上的关系!
|
|
|
|
|
|
可以在E350并联一个小电容
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
1271 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3397 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1213 浏览 0 评论
2406 浏览 1 评论
1326 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 12:35 , Processed in 0.776327 second(s), Total 95, Slave 77 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号