1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
点击上面“卧龙会IT技术”关注我们 晚上21点,与你一起畅享IT知识大餐! 文 / 原创: 卧龙会 Herry.yue 案例电路 1,mcu的layout的影响。把晶振和复位引脚的一侧不能放在强干扰流的地方。主要是esd问题比较常见。原创微信公众号:卧龙会IT技术。 2,晶振尽量用有源晶振,保证晶振幅度足够。如果晶振信号很小300mv左右就很容易受到干扰,mcu的时序就错乱。 对于mcu和adc都是一样。有些芯片并没有规定是否可以用有源晶振,对于芯片内部晶振驱动电路是不分无源和有源,对于有源来说就是去除反馈直接输入给信号输入引脚,具体可以搜索下晶振驱动电路。 3, 对于adc来说有些集成adc引脚上会有数字地和模拟地区分,要注意这个数字和模拟是相对于芯片内部的电路而言的,不是外部电路。 比如上图电路在做esd会偶发出现adc复位问题,而把数字地和模拟地在电路上进行多点连接后就没有再出现问题,因为对于这种单点接地在esd快速高压信号无法保证同一时间两个地平面电压完全一致。 芯片规格书会规定数字地和模拟地部分最大压差,超过后芯片就会损坏或者工作异常。所以对于地平面完整性是有利有弊的,接地方法来源于接地的目的。 4, 浮地共模干扰,浮地作为一个地平面干扰信号不能大于一定的值,即使铺了完整的地平面如果浮地干扰达到一定程度也会出问题。 浮地干扰过大一般是隔离电源设计问题。如下图隔离变压器到地有个47uf电容是个关键的原件,之前设计是4.7uf,原创微信公众号:卧龙会IT技术。在电外科实验过程中经常出现mcu死机问题,就是此电容过小导致浮地干扰过大。 ---好东西就要分享给你朋友圈--- 想知道近来IT行业工资标准,关注微信公众号:卧龙会IT技术 给公从号回复“薪资调查”,我们把IT行业薪资调查报告发给你。 大家喜欢用微博的,关注我们微博 卧龙会微博:@卧龙会IT技术 我们同步更新到微博! 卧龙会最新招聘 |
|
相关推荐 |
|
只有小组成员才能发言,加入小组>>
卧龙会:【软件】Hibernate session开启与数据库物理连接的时间关系
2075 浏览 0 评论
Layout工程师面试套路多?小心下个就是你【卧龙会-不安分的馒头】
5325 浏览 0 评论
11273 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 13:46 , Processed in 0.370923 second(s), Total 38, Slave 29 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号