1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
本帖最后由 一只耳朵怪 于 2018-5-29 14:25 编辑
我在CCS上写了一段代码,设置成debug模式后编译运行,profile下面显示使用8000多cycles 而设置成release模式后编译运行,profile下面显示只使用80多cycles 发现两种模式执行效率差别很大 但是我在dvr_rdk4.03下面的Rules.make里面把dsp分别设置debug和release模式后,发现在dsp里面同一段代码执行的时间没有什么差别,这是为什么呢 ???????????????????????????????????????????????????????????????????????? |
|
相关推荐
1个回答
|
|
你好,
请问你在CCS下测试也是下载到硬件板子上测试的么?如果是,这个测试和系统跑起来测试的区别是DDR的吞吐比较小。 对于DSP的运行时间,建议使用DSP核内部的定时器TSCH, TSCL 来统计。 |
|
|
|
只有小组成员才能发言,加入小组>>
336 浏览 1 评论
529 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
774 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
651 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1130 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
56浏览 29评论
134浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
252浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
201浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
57浏览 13评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 05:01 , Processed in 0.529278 second(s), Total 74, Slave 58 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号