1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
从《Hardware Design Guide for KeyStone I Devices》以及《DDR3 Design Requirements for KeyStone Devices》中了解到,6678系统的特征阻抗要设计为50ohm,但是参考EVM的原理图(如下图)时发现,按照EVM的设计,如果是FR-4材质,介电常数4.5~5的情况下,按照EVM的走线是无法能满足50ohm特征阻抗的要求。不知版上各位在设计DSP系统板的时候,特征阻抗是如何考虑的?EVM设计是否能确保50ohm阻抗?如果能那是如何实现的?急问!!!!!
|
|
相关推荐
5个回答
|
|
|
|
|
|
lkjljljlj 发表于 2018-6-21 08:10 我原本是按照EVM的层叠设计与线束规则设计的,但现在发现,如果要满足50ohm得特征阻抗,这种设计是无法满足的。所以想问EVM的特征阻抗是否没有按照50ohm设计,是否合理?按照EVM的设计是否可行? |
|
|
|
rnr15483586 发表于 2018-6-21 08:20 我建议你咨询一下PCB生产商,让它们看你的设计是否能满足50ohm的要求,如果不行,按照PCB生产厂商的建议改。 TI只要求特征阻抗是50ohm,并不限制你具体怎么实现。 |
|
|
|
lkjljljlj 发表于 2018-6-21 08:39 谢谢Brighton Feng 的回答。 关于50ohm的要求有点疑问,在《DDR3 Design Requirements for KeyStone Devices》中了解到,Signal Terminations要求40ohm,以下摘录原文(Page26): “Each respective address and command net should be end terminated using a parallel termination resistor (in the range of 40ohm – 42ohm) and connected to Vtt (preferred value is 39ohm 1%).” 而我经过计算,EVM的层叠设计和线束约束得出的阻抗特性是,除了TOP与BOTTOM层(50ohm)外,其他信号层特征阻抗皆在40ohm左右。不知道是否是DDR的特殊要求,导致在阻抗设计的时候,应该选择40ohm为特征阻抗? 其实只要明确需要50ohm特征阻抗,通过修改层高是比较容易达到要求的,就是因为有疑问,所以很纠结。 |
|
|
|
rnr15483586 发表于 2018-6-21 08:51 单端信号PCB特征阻抗50ohm,这是明确的要求。 端接电阻值不等于PCB信号特征阻抗。端接电阻40ohm,是TI根据仿真结果给的推荐。 EVM原理图上的层叠信息可能不准确,最终给PCB生产厂家时给了它们阻抗要求,并要求它们提供实际阻抗值,最终阻抗都控制在50 +- 5%之内。 |
|
|
|
只有小组成员才能发言,加入小组>>
332 浏览 1 评论
528 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
772 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
649 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1124 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
54浏览 29评论
90浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
248浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
196浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
54浏览 13评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 20:07 , Processed in 0.905174 second(s), Total 85, Slave 69 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号