1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我们用AD9361进行TX测试时,发现DATA_CLK出现了比较大的相位噪声。
接口电平使用的是CMOS模式,接口速率为SDR,端口模式为DUAL PORT,采样率设为40MHz。 校准流程已经走通,但是测试时发现数据采样出现问题,导致发射基带数据错误。最后量了下DATA_CLK发现有比较大的相位噪声,示波器抓取的图片如下: 随后对这个问题进行debug,发现在不做DC和TX quadrature校准的话,输出的40MHz时钟是稳定的,如下图。但假如把校准全部做完就会出现上面问题(校准流程是全部完成的,校准状态机最后状态是calibration Done)。 另外还有一个现象:校准走完之后,使用PIN MODE控制ENSM状态机,TXNRX为高后,ENABLE拉高,ENSM无法跳到TX状态,一直维持ALERT状态(不知这个现象和DATA_CLK不稳定是否有关系)。 想问一下这个问题是什么导致的,如何解决? |
|
相关推荐
1个回答
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
992 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1387 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1940 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4271 浏览 2 评论
9063 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1526浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1694浏览 2评论
993浏览 2评论
1671浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1387浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 19:01 , Processed in 0.651789 second(s), Total 77, Slave 61 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号