1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我看资料上有介绍这些内容,但是有几个不是很明白。内核使用的是1.8V的电压,这个电压是否供给内核中的ADC的前端缓冲使用?如果是的话,那么当输入信号的对地电压超过了1.8V时信号是否被截断呢?
输出的两路恒流源是否可以并联加大电流强度?当两路并联时是否可以只开启一路以调节输出电流呢? 是否可以只使用内部晶振而不使用外部晶振? 非常感谢! |
|
相关推荐
4个回答
|
|
是1.8V给ADC前的buffer供电,但是不会出现你所担心的情况,输入信号需要满足datasheet中的table2和table3,以及specification中对absolute input voltage range,differential input voltage range 和 common-mode voltage 的要求。
可以两路恒流源并在一起输出,但是请注意恒流源输出的大小不能单独控制,也就是改变恒流源的电流大小,两路会同时变动。 推荐使用芯片内部的高精度,低温漂的16MHz晶振。 |
|
|
|
你好,
非常感谢你答复。 我现在使用内部ADC,外部基准源3V,系统电源3.3V时遇到一个奇怪的问题。我的输入信号范围是-3 ~3V的差分信号,每个输入端的信号是0.15 - 3.15V的范围。我想使用内置的前端输入缓冲器以将信号稳定地输入到ADC转换器中。根据资料上的介绍在开启输入缓存时输入信号的范围是AGND + 100mV ~AVDD - 100mV。而我的输入信号完全在这个范围内,应该符合要求。 但是实际测试发现,输入信号的任意一端在AVDD-100mV时,另一端的信号不能低于500mV,当低于500mV时输出会比理论值偏小。而当把输入缓冲器关闭时则正常。可以接受一端输入为150mV另一端为3.15V的信号。 这个与资料手册的介绍差别非常大,找不到原因也试了一些方法但是都未能解决。 请高手支招,非常感谢! |
|
|
|
|
|
|
|
是的,在手册上已经说明了,当Gain=1的时候,buffer必须关闭。
|
|
|
|
只有小组成员才能发言,加入小组>>
990 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1938 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4269 浏览 2 评论
9060 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1521浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1693浏览 2评论
991浏览 2评论
1667浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1385浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 00:31 , Processed in 0.873874 second(s), Total 83, Slave 67 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号