1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位大神,小弟在调试AD9361的过程中遇到了这样的问题,麻烦哪位大神帮忙解答一下。
工作在FDD模式下,想通过Control pin来实现TX和RX独立工作,工作过程如下: 当AD9361进入FDD状态后, (1)ENABLE脚始终为高(RX始终打开)。 (2)TXNRX拉高(TX打开),延迟几个ms,开始发送数据,当数据发送完毕后,延迟几个ms,TXNRX拉低(TX关闭)。然后等待下一贞数据到来重复上述动作。 发现数据传输过程中存在丢包现象,然而如果TXNRX一直为高的话(TX一直开启),数据传输就很正常。 在这个过程中,只要TXNRX拉低,RX接收到的信号就会有问题。大神们知道这是什么问题吗? 请大神帮忙解答下。这里先行谢过了。 |
|
相关推荐
1个回答
|
|
建议从信号源送入RX端单音信号,通过FPGA抓取数据分析在TX开启或者关闭情况下是否信号频谱发生了变换,比如相位跳变。
|
|
|
|
只有小组成员才能发言,加入小组>>
990 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1384 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1938 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4269 浏览 2 评论
9060 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1522浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1693浏览 2评论
992浏览 2评论
1668浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1387浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 04:03 , Processed in 0.628422 second(s), Total 46, Slave 40 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号