完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
使用UCF文件中的ISE,我习惯于在输入焊盘和第一个触发器之间的信号上设置maxdelay约束,特别是在总线信号上,以确保总线的所有信号具有大致相同的传播时间。 使用Vivado,我无法在XDC文件中设置maxdelay约束。 (摘自ug911:MAXDELAY:Vivado Design Suite在XDC中不支持此约束。) 是否有解决方案在Vivado中替换此约束? 感谢您的帮助或建议。 问候, 杰罗姆 以上来自于谷歌翻译 以下为原文 Hi all, With ISE in UCF file, I'm used to set maxdelay constraints on the signal between an input pad and the first flip flop especially on bus signals to ensure that all signals of the bus have roughly the same a propagation time. With Vivado, I cannot set maxdelay constraints in XDC file. (Extract from ug911 : MAXDELAY : The Vivado Design Suite does not support this constraint in XDC.) Is there a solution to replace this constraint in Vivado ? Thanks for any help or advice. Regards, Jerome |
|
相关推荐
2个回答
|
|
我不确定我理解在输入路径上使用MAXDELAY的原理 - 这通常受ISE中OFFSET IN约束的约束。
同样,它应该在Vivado中用set_input_delay约束...... 我不确定UG911指的是什么; SDC set_max_delay可以限制路径上的延迟...也许是因为UCF中的MAXDELAY真的在网络上(而不是路径),工具说没有等效的......但是,你应该再次使用set_input_delay 这条路。 Avrum 以上来自于谷歌翻译 以下为原文 I am not sure I understand your rationale for using a MAXDELAY on the input path - this is normally constrained with an OFFSET IN constraint in ISE. Similarly, it should be constrained with a set_input_delay in Vivado... I'm not sure what UG911 is referring to; the SDC set_max_delay can constrain the delay on a path... Perhaps because MAXDELAY in UCF was really on a net (rather than a path), the tool says there is no equivalent... But again, you should really use a set_input_delay for this path. Avrum |
|
|
|
对不起我的错误,我在OUTPUTpath上使用maxdelay约束而不在输入路径上使用。
例如,我在xilinx内存控制器(axi_emc)的输出上使用了这个约束。 Forall信号结果如下: -------------------------------------------------- -------------------------------------------------- ------约束| 检查| 最坏情况| 最佳案例| 时间安排| 时间安排| | 松弛| 可实现的 错误| 得分了 - - - - - - - - - - - - - - - - - - - - - - - - - -------------------------------------------------- ------- NET“axi_emc_0_Mem_DQ”| MAXDELAY | 0.200ns | 0.000ns | 0 | 0 MAXDELAY = 0.2 ns | | | | | -------------------------------------------------- -------------------------------------------------- ------ WEN信号除外: -------------------------------------------------- -------------------------------------------------- ------ * NET“axi_emc_0_Mem_WEN_pin”| MAXDELAY | -0.283ns | 0.483ns | 1 | 283 MAXDELAY = 0.2 ns | | | | | -------------------------------------------------- -------------------------------------------------- ------ 这不是一个真正的计时问题,但这为卡概念和示波器的物理信号分析提供了良好的指示。 杰罗姆 以上来自于谷歌翻译 以下为原文 Sorry for my mistake, I use maxdelay constraint on OUTPUT path and not on input path. For example, I have used this constraint on the outputs of the xilinx memory controler (axi_emc). For all signals the result is the following : ---------------------------------------------------------------------------------------------------------- Constraint | Check | Worst Case | Best Case | Timing | Timing | | Slack | Achievable | Errors | Score ---------------------------------------------------------------------------------------------------------- NET "axi_emc_0_Mem_DQ<0>" | MAXDELAY | 0.200ns | 0.000ns | 0 | 0 MAXDELAY = 0.2 ns | | | | | ---------------------------------------------------------------------------------------------------------- Excepted for the WEN signal : ---------------------------------------------------------------------------------------------------------- * NET "axi_emc_0_Mem_WEN_pin" | MAXDELAY | -0.283ns| 0.483ns| 1| 283 MAXDELAY = 0.2 ns | | | | | ---------------------------------------------------------------------------------------------------------- It's not a real timing problem but this gives a good indication for the card conception and for physical signal analysis with oscilloscope. Jerome |
|
|
|
只有小组成员才能发言,加入小组>>
2284 浏览 7 评论
2697 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2179 浏览 9 评论
3256 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2324 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
592浏览 1评论
1652浏览 1评论
156浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2306浏览 0评论
624浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-28 20:50 , Processed in 1.042971 second(s), Total 49, Slave 43 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号