1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的先生,
我正在使用Vivado v2017.1用于MIG IP DDR3。 Mydevice部分是xcvu440-flga2892-1-c。 这是关键的警告日志,如何修复它? CRItiCAL警告:[Vivado 12-2285]无法设置实例的LOC属性 'u_pd_main / u_core_top / u_ddr_top / u_mig /安装/ u_ddr3_mem_intfc / u_mig_ddr3_phy /安装/ u_ddr_iob / genByte [1] .u_ddr_iob_byte / genBuf [0] .genblk1.OBUF' ,实例u_pd_main / u_core_top / u_ddr_top / u_mig /安装/ u_ddr3_mem_intfc / u_mig_ddr3_phy /安装/ u_ddr_iob / genByte [1] .u_ddr_iob_byte / genBuf [0] .genblk1.OBUF不能被放置在现场的IOB_X0Y68 OUTBUF因为BEL通过占用 u_pd_main / u_core_top / u_ddr_top / u_mig /安装/ u_ddr3_mem_intfc / u_mig_ddr3_phy /安装/ u_ddr_iob / genByte [5] .u_ddr_iob_byte / genBuf [3] .genblk1.OBUF(端口:c0_ddr3_addr [8])。 这可以通过BEL约束冲突造成的[/projusers/t0337af8/ZIV/UT0337A/UT0337A/0808_ASUS/ASUS_with_NEW_diff_DDR/FPGA/arc_ddr_no_pisp/db_arc_ddr_no_pisp_vivado_run/pad_top_edif.xdc:2616]Resolution:当使用BEL约束,确保BEL约束之前定义 LOC约束以避免给定站点的冲突。 谢谢 〜SN 以上来自于谷歌翻译 以下为原文 Dear Sir, I am using Vivado v2017.1 for MIG IP DDR3. My device part is xcvu440-flga2892-1-c. Here is critical warning log, how to fixed it ? CRITICAL WARNING: [Vivado 12-2285] Cannot set LOC property of instance 'u_pd_main/u_core_top/u_ddr_top/u_mig/inst/u_ddr3_mem_intfc/u_mig_ddr3_phy/inst/u_ddr_iob/genByte[1].u_ddr_iob_byte/genBuf[0].genblk1.OBUF', Instance u_pd_main/u_core_top/u_ddr_top/u_mig/inst/u_ddr3_mem_intfc/u_mig_ddr3_phy/inst/u_ddr_iob/genByte[1].u_ddr_iob_byte/genBuf[0].genblk1.OBUF can not be placed in OUTBUF of site IOB_X0Y68 because the bel is occupied by u_pd_main/u_core_top/u_ddr_top/u_mig/inst/u_ddr3_mem_intfc/u_mig_ddr3_phy/inst/u_ddr_iob/genByte[5].u_ddr_iob_byte/genBuf[3].genblk1.OBUF(port:c0_ddr3_addr[8]). This could be caused by bel constraint conflict [/projusers/t0337af8/ZIV/UT0337A/UT0337A/0808_ASUS/ASUS_with_NEW_diff_DDR/FPGA/arc_ddr_no_pisp/db_arc_ddr_no_pisp_vivado_run/pad_top_edif.xdc:2616] Resolution: When using BEL constraints, ensure the BEL constraints are defined before the LOC constraints to avoid conflicts at a given site. thanks ~SN |
|
相关推荐
1个回答
|
|
你好@ snchao
您使用Vivado GUI或脚本来运行综合和实现吗? 您是否在精心设计或综合设计中将位置分配给MIG引脚并运行report_drc以确保引脚排列有效? 当您更改MIG引脚排列时,您需要从opt_design阶段重新运行实现。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) 以上来自于谷歌翻译 以下为原文 Hi @snchao Are you using Vivado GUI or scripts to run synthesis and implementation? Did you assign the locations to MIG pins on elaborated or synthesized design and run report_drc to ensure pinout is valid? You will need to rerun implementation from opt_design stage when you change the MIG pinout. Thanks, Deepika. -------------------------------------------------------------------------------------------- Google your question before posting. If someone's post answers your question, mark the post as answer with "Accept as solution". If you see a particularly good and informative post, consider giving it Kudos (the star on the left) |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1162浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 08:53 , Processed in 1.199620 second(s), Total 76, Slave 60 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号