1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
先生,
我做了一个关于“语音识别”的项目,该项目在FPGA工具包中实现。 现在我卡在包括三角形滤波器结构的梅尔倒谱块中。你可以帮我分析三角形滤波器结构。 我已将此架构文件附加到此邮件中。 请请做好 提前致谢 triangularfilterarchitecture.doc 39 KB 以上来自于谷歌翻译 以下为原文 Sir, Iam doing a project on "speech recognition" which is implemented in FPGA kit. Now im stuck in the mel cepstral block which includes triangular filter structure.can you please help me out in analysing the triangular filter architecture. I have attached the architecture file in this mail. please please please do the needful Thanks in advance triangularfilterarchitecture.doc 39 KB |
|
相关推荐
1个回答
|
|
嗨,
所以最重要的是,你提供的绘图具有开始设计所需的一切。 累加器级0..2的四个寄存器需要时钟使能,来自SCU(Load_ST0..2)。 您必须编写三个计数器,能够对应ROM并且比较和多路复用器是单行的。 加法器也很简单。 只有需要更多考虑的事情才是乘数。 是否允许延迟? 你是否影响了来自SCU的负载信号的时序? 增益计数器是如何控制的? 整个数据路径可以在单个时钟进程中编写(可能没有乘法器)。 然后树的进程为计数器和一些进程或ROM的实例,你就完成了。 有一个很好的综合 Eilert 以上来自于谷歌翻译 以下为原文 Hi,so what's the big deal, the drawing you provided has everything you need to start your design.The four registers of Accumulator Stage 0..2 need clock enables, that come from the SCU (Load_ST0..2).You have to write three counters, capable of adressing the ROMs and the Compare and Mux are one-liners. The adder is simple too. Only thing that needs more consideration is the multiplier.Is there latency allowed? Do you have influence to the timing of the Load signals coming from the SCU?How is the Gain counter controlled? The whole Datapath can be written in a single clocked process (maybe without the multiplier).Then tree processes for the counters and some processes or instances for the ROMs, and you are done. Have a nice synthesis Eilert |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1117浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 16:11 , Processed in 1.264343 second(s), Total 75, Slave 59 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号