1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`勇敢的芯伴你玩转Altera FPGA连载103:基于数码管显示的AD采集实例 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1i5LMUUD AD芯片接口概述 AD芯片TLC549的控制使用了比较简化(单向数据传输)的SPI接口,接口上只需要片选信号adc_cs_n、时钟信号adc_clk和输入数据信号adc_data。控制时序如图10.76所示,在片选信号有效后稍作延时,随后产生8个时钟周期依次读取AD采样的8bit数据即可。在片选信号拉低后大约1.4us,第一个采样数据出现在数据信号adc_data上,对应时钟信号adc_clk的上升沿可以采样数据,时钟信号adc_clk的最高频率可以达到1.1MHz。两次数据采样间隔必须大于17us。其它相关时序参数可以参考TLC549的datasheet,。 图10.76 AD芯片读数据时序波形 功能简介 该实例工程的功能框图如图10.77所示。AD实时采集模块实现SPI协议,定时采集AD芯片TLC549中的模拟电压数据,然后通过数码管进行显示。 图10.77 AD实例功能框图 本实例模块划分如图10.78所示。 图10.78 AD实例模块层次 板级调试 连接好下载线,给CY4开发板供电。打开Quartus II,进入下载界面,将本实例工程下的cy4.sof文件烧录到FPGA中在线运行。 确保P10的PIN1和PIN2用跳线帽短接。 此时我们若用一字螺丝刀旋转可变电阻R65,则数码管上的显示数据将发生变化,即AD芯片采集到的电压值通过可变电阻R65可调。 ` |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
885个成员聚集在这个小组
加入小组4540 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2648 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4340 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5271 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5321 浏览 0 评论
1944浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 02:14 , Processed in 1.825325 second(s), Total 69, Slave 50 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号