1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我尝试在PSoC 3/5上实现8位SPI从属,并使用4字节硬件FIFO。根据数据表,由于我有CPHA==0,所以我必须使用SPISTWORIGETXDATAZORE()直接向移位寄存器写入第一个输出字节。这个操作如何影响FIFO?换句话说,如果我有一个空的TX FIFO,然后通过SPISTWORIGETXDATAZORE()写入,FIFO还是空的吗?如果是,我能在第一个数据时钟边沿被接收之前使用4个SPISTWORGETXDATA()操作来填充它吗? 以上来自于百度翻译 以下为原文 Hi, I'm trying to implement an 8-bit SPI slave on PSoC 3/5 and use the 4-byte hardware FIFO. According to the data sheet, since I have CPHA==0, I must write directly to the shift register using SPIS_WriteTxDataZero() for the first outgoing byte. How does this operation affect the FIFO? In other words, if I have an empty Tx FIFO and then write via SPIS_WriteTxDataZero(), is the FIFO still empty? If so, can I fill it up using 4 SPIS_WriteTxData() operations before the first data clock edge is even received? |
|
相关推荐
2个回答
|
|
我不会修正4的FIFO深度。有PSOs有16级深FIFO。您总是可以查询FIFO满的组件。
写作直接进入转移登记不占用FIFO输入。 鲍勃 以上来自于百度翻译 以下为原文 I would not fix to a FIFO depth of 4. There are PSoCs that have got a 16 level deep FIFO. You can always query the component for FIFO full. Writing directly into the transfer register does not occupy a FIFO entry. Bob |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2103 浏览 1 评论
1849 浏览 1 评论
3667 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1784 浏览 6 评论
1534 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
566浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
420浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
435浏览 2评论
381浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
913浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 22:52 , Processed in 1.533176 second(s), Total 78, Slave 62 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号