1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我有两个关于FPGA的问题...... 1)奇数频率 - 使用DCM,它很容易产生100MHz,25MHz等频率。但是如何生成11.6MHz,13.2MHz等奇数时钟频率? 我可能需要什么原语? 2)模块智能利用 - 设计摘要给出了整体使用情况。 如何才能找出每个模块耗尽多少FPGA资源,而无需单独合成它们? 我可能需要访问哪种报告,设计选项才能获得模块化的FPGA资源利用率(在Xilinx ISE中)? 感谢致敬, 祖宾库马尔。 以上来自于谷歌翻译 以下为原文 Hi, I had 2 questions regarding FPGAs ... 1) Odd frequencies - Using DCMs, its easy to generate frequencies like 100MHz, 25MHz etc. But how can I generate an odd clock frequncies like 11.6MHz, 13.2MHz etc.? What primitives might I need for this? 2) Module wise utilization - The design summary gives the overall usage. How can I find out how much FPGA resources each of my modules use up, without synthesizing them independently ...? Which report, design option might I need to access to get module-wise FPGA resource utilization for my design (in Xilinx ISE)? Thanks and regards, Zubin Kumar. |
|
相关推荐
2个回答
|
|
Z,
1. DCM DFS合成M / D,其中M = 2到32,D =输入时钟频率的2到32倍。 如果这不是你希望的值,你需要在电路板上另一个晶体振荡器。 2.在详细模式下的布局和布线之后的报告详细说明了设计中使用的所有内容。 每个模块中的多少并不重要,因为在综合,放置和路由之后,您不知道共享,修剪等等,因此“模块使用”很有趣,但每个人需要的实际项目是“它是否适合 ?” 您可以放置和布线单个模块(最小接口,因此它们不会被修剪),但它与最终结果不匹配(但它有点用处)。 Xilinx IP数据表确实列出了所列资源(例如:SEM IP核)。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 z, 1. The DCM DFS synthesizes M/D, where M = 2 to 32, and D=2 to 32 times the input clock frequency. If that isn't spot on the value you wish, you will need another crystal oscillator on the board. 2. The reports after place and route in the verbose mode detail absolutely everything that gets used in the design. How much is in each module is not important, as after synthesis, place, and route, you have no idea what got shared, trimmed, etc. so "module usage" is interesting, but the actual item everyone needs is "does it fit?" You could place and route individual modules (with minimum interfacing so they don't get trimmed), but it will not match the final results (but it is somewhat useful). The Xilinx IP data sheets do have estimates of the resources listed (example: SEM IP core). Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
zubin_kumar31写道:
1)奇数频率 - 使用DCM,它很容易产生100MHz,25MHz等频率。但是如何生成11.6MHz,13.2MHz等奇数时钟频率? 我可能需要什么原语? 要么使用以必要频率运行的振荡器,要么使用具有可以产生奇怪频率的分数PLL的设备。 ----------------------------是的,我这样做是为了谋生。 以上来自于谷歌翻译 以下为原文 zubin_kumar31 wrote:Either use an oscillator which runs at the necessary frequency, or use a device which has a fractional PLL which can generate the oddball frequencies. ----------------------------Yes, I do this for a living. |
|
|
|
只有小组成员才能发言,加入小组>>
2432 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2300 浏览 9 评论
3379 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2471 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1430浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
597浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
463浏览 1评论
2016浏览 0评论
739浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-31 01:16 , Processed in 1.532093 second(s), Total 49, Slave 43 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号