1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
当使用Bootloader从PSOC创建者生成的.HEX文件更新主程序时,硬件(UDB)是如何在PSoC 3/5中重新编程的?对不起,如果这是一个愚蠢的问题,但是哪里有关于TRM关于通用数字块的硬件编程的信息?谢谢
以上来自于百度翻译 以下为原文 When using a bootloader to update main program from .hex file generated for psoc creator, how is the hardware(UDB) reprogrammed in PSoC 3/5? Sorry if this is a stupid question but where is the information on TRM about hardware programming for Universal Digital Blocks? Thanks |
|
相关推荐
2个回答
|
|
当你在PSoC Creator中进行设计时,配置实际上只是链接到Flash中最终下载的图像的数据。当设备引导数据被复制(通常由DMA)进入数字块和路由。在Bootloader情况下同样如此——两次。你有一个“Bootloader”设计,它通常被编程到设备中(即通过MIXPROP3),当它启动时,它初始化UDB。如果需要引导加载,则主机将通过I2C发送一个“可引导加载”的设计,替换原来的,然后重置,引导和配置UDB和以前一样。——MGS
以上来自于百度翻译 以下为原文 When you make designs in PSoC Creator the configuration is really just data that gets linked into the final downloaded image in flash. When the device boots that data gets copied (usually by DMA) into the digital blocks and routing. In a bootloader situation the same is true - twice. You have a "bootloader" design that is programmed into the device normally (i.e. via MiniProg3) and, when it powers up, it initializes the UDBs. If a bootload is required then the host will send a "bootloadable" design, via I2C, which replaces the original and then resets, which boots up and configures the UDBs just as before. -- mgs |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2105 浏览 1 评论
1851 浏览 1 评论
3669 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1786 浏览 6 评论
1536 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
568浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
422浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
437浏览 2评论
383浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
915浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 06:56 , Processed in 1.010791 second(s), Total 79, Slave 63 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号