1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
``勇敢的芯伴你玩转Altera FPGA连载105:RTC时间的LCD显示和UART设置 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1i5LMUUD 功能简介 该实例工程的功能框图如图10.83所示。PC可以通过UART发送串口帧数据对RTC芯片的当前时间进行调整;FPGA内部定时读取RTC芯片的最新时间,将此时间通过3.5寸的LCD显示出来;LCD的字模数据则存储在FPGA内嵌ROM中。
图10.83 RTC、LCD与UART联合实例功能框图 本实例模块划分如图10.84所示。
图10.84 RTC、LCD与UART联合实例模块层次 这些模块几乎前面的实例中都使用过,本实例只是将他们整合在一起,唯一需要特别进行设计的是lcd_controller.v模块中字模显示位置以及相关逻辑的实现。 板级调试 连接好下载线,连接好SF-CY4核心板和SF-LCD子板,给它们供电。打开Quartus II,进入下载界面,将本实例工程下的cy4.sof文件烧录到FPGA中在线运行。 此时,如图10.86所示,可以看到LCD上显示了黑底蓝字的时间信息。 图10.86 LCD显示时间 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
885个成员聚集在这个小组
加入小组4540 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2648 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4340 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5271 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5321 浏览 0 评论
1944浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 15:21 , Processed in 0.787911 second(s), Total 70, Slave 51 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号