1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
有没有办法用7系列收发器接收数据并将这些数据保存到BRAM,同时在填充时将其读出?
如果是这样,除了来自IP目录的收发器IP和BRAM IP的收发器向导之外,还需要什么? AXI从BRAM读出到PC? 以上来自于谷歌翻译 以下为原文 Is there a way to receive data with the 7 series transceivers and save this data to the BRAMs while simultaneously reading it out while it fills in? If so, aside from the transceiver wizard for the transceiver IP and BRAM IP from the IP catalog, what else is needed? AXI to read out from the BRAMs to the PC? |
|
相关推荐
4个回答
|
|
|
|
|
|
@hpoetzl
在接收数据时,我是否必须使用另一个IP将数据从收发器移动到BRAM,或者这是收发器IP已经可以做的一些事情? 我想读出BRAM并将收到的数据发送到我的PC,这样我就可以在Matlab中绘制信息。 以上来自于谷歌翻译 以下为原文 @hpoetzl When receiving the data, do I have to use another IP to move the data from the transceiver to the BRAM, or is this somethign that transceiver IP already can do? And I want to read out of the BRAMs and transmit the received data to my PC so I can plot the information in Matlab. |
|
|
|
|
|
|
|
我注意到收发器的示例设计加载了存储在BRAM中的gt_rom文件,因此我不知道是否可以使用示例设计的类似部分来写入BRAM。
弄清楚如何连接到PC是我稍后要解决的一个步骤。 可能使用PCIe,但不确定。 以上来自于谷歌翻译 以下为原文 I noticed that the example designs for the transceivers load gt_rom files that are stored in BRAM, so I didn't know if I could use similar sections of the example design to write to the BRAMs. Figuring out how to connect to the PC was a step I was going to address later. Possibly using PCIe, but not sure. |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1169浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 12:57 , Processed in 1.496795 second(s), Total 84, Slave 67 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号