1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我需要设计一个6位随机数发生器。 我找不到任何解决这个问题的好方法。 如果你能帮助我,请尽快帮我。 谢谢。 以上来自于谷歌翻译 以下为原文 Hello, I need to design a 6 bit random number generator. I can't find any good solutions for this problem. If you can help me, please do so as soon as pos***ile. thanks. |
|
相关推荐
4个回答
|
|
注意,存在TRNG(真随机数发生器)和PRNG(伪随机数发生器)和导数电路。
我见过不同的方法,包括线性反馈移位寄存器,环形振荡器,各种组合反馈电路等。 许多这些电路也可能无法很好地模拟 - 取决于它们的结构。 实施可能会有所不同,具体取决于您的申请,测试水平以及您要满足的人数(例如***评估和认证与宠物项目)。 这是我缓存的一些资源,其中许多我之前在google中找到过。 http://www.xilinx.com/support/documentation/application_notes/xapp052.pdf(高效移位寄存器,LFSR计数器和长伪随机序列发生器)http://www.xilinx.com/cn/support/documentation/application_notes /xapp211.pdf(使用SRL宏的PN生成器)http://www.ht-lab.com/freecores/mt32/mersenne.html(Mersenne Twister,MT32,Xilinx FPGA的伪随机数生成器) http://www.cosic.esat.kuleuven.be/publications/article-790.pdf(FPG VENDOR AGNOSTIC TRUE RANDOM NUMBER GENERATOR)http://en.wikipedia.org/wiki/Hardware_random_number_generatorhttp://www.heliontech。 COM / random.htm BT 以上来自于谷歌翻译 以下为原文 Note that there are TRNGs (true random number generators) and PRNGs (pseudo random number generators), and derivative circuits. I've seen different approaches, including linear feedback shift registers, ring oscillators, various combinatorial feedback circuits, etc. Many of these circuits also may not simulate well - depending on their construction. The implementation will likely vary depending on your application, the level of testing, and who you are trying to satisfy (e.g. government evaluation and certification versus pet project). Here's a few resources I had cached, many of which I found earlier with google. http://www.xilinx.com/support/documentation/application_notes/xapp052.pdf (Efficient Shift Registers, LFSR Counters, and Long Pseudo-Random Sequence Generators) http://www.xilinx.com/support/documentation/application_notes/xapp211.pdf (PN Generators Using the SRL Macro) http://www.ht-lab.com/freecores/mt32/mersenne.html (Mersenne Twister, MT32, Pseudo Random Number Generator for Xilinx FPGA) http://www.cosic.esat.kuleuven.be/publications/article-790.pdf (FPGA VENDOR AGNOSTIC TRUE RANDOM NUMBER GENERATOR) http://en.wikipedia.org/wiki/Hardware_random_number_generator http://www.heliontech.com/random.htm bt
|
|
|
|
我有一篇白皮书描述了生成并行随机数的一种很好的方法。
它基于环形振荡器技术,但能够在采样时钟的每个时钟周期提供任意宽度的随机数。 我强烈推荐它,因为它已经构建,测试,数百亿比特被各种“真正的”随机测试套件检查,以表明它是一个很好的随机性来源(NIST等)。 给我发电子邮件: austin@xilinx.com我将发送给您。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 I have a white paper that describes an excellent approach to generating a parallel random number. It is based on ring oscillator techniques, but it is able to provide any width random number at each clock tick of the sampling clock. I highly recommend it, as it has been built, tested, and tens of billions of bits were examind by the various "true" random test suites to show it was an excellent source of randomness (NIST, etc.). email me at: austin@xilinx.com and I will send it to you. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
嗨,
我需要在verilog / vhdl中为我的项目生成字节方式的随机地址生成器逻辑,如果你可以与我共享代码将会很棒。 已发送邮件来自我的sudhanshu.sxna@gmail.com 提前致谢 sudhanshu 以上来自于谷歌翻译 以下为原文 Hi, I Need to generate byte wise random address generator logic in verilog/vhdl for my project, It will be great if you can pls share the code with me. have sent a mail an email from my sudhanshu.sxna@gmail.com Thanks in advance sudhanshu |
|
|
|
你好
我试图使用两个rocs一个d触发器和一个8位计数器来制作一个8位trng。 请帮帮我。 以上来自于谷歌翻译 以下为原文 hello I am trying to make a 8 bit trng using two rocs one d flip flop and a 8 bit counter. please help me out. |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1122浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 22:30 , Processed in 1.160501 second(s), Total 52, Slave 46 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号