1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我是xilinx FPGA的新学员,现在我遇到了一个问题。
当我使用USB-JTAG线将我的程序下载到FPGA的RAM中时,它可以正常工作。 但是当我尝试将相同的程序下载到平台闪存中时。 它失败了。 但我的IMPACT显示“程序成功”我不知道为什么! 以上来自于谷歌翻译 以下为原文 I am a new learner about xilinx FPGA, now i come with a problem. when i use the USB-JTAG wire to download my program into RAM of FPGA,it works normally. But when I try to download the same program into platform flash. It failed . But my IMPACT displayed " Program Succeeded " I dont know why! |
|
相关推荐
1个回答
|
|
你使用什么配置模式?
如何在FPGA上设置模式引脚? 必须将它们设置为接受来自平台闪存的配置比特流的模式。 您可以使用主串行模式(第80页),BPI模式(第159页),或使用iMPACT进行系统内编程(第96页)。 所有这些都在Spartan-3配置用户指南UG332中列出。 回复此问题,了解有关您正在做什么的更多信息,也许有人可以提供帮助。 以上来自于谷歌翻译 以下为原文 What configuration mode are you using? How are the mode pins set up on your FPGA? They have to be set up in a mode that will accept the configuration bitstream from the platform flash. You could be using Master Serial mode (page 80), BPI mode (page 159), or be doing in-system programming with iMPACT (page 96). All of these are outlined in the Spartan-3 Configuration User Guide, UG332. Reply to this with more information regarding specifically what you are doing and perhaps someone can help. |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1157浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 03:04 , Processed in 1.382358 second(s), Total 77, Slave 61 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号