1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
每当时钟发生时,主控器会降低信号的比特率或时钟,还是停止传输数据?时钟拉伸是仅用I2C或任何其他协议观察到的现象。
以上来自于百度翻译 以下为原文 Whenever a clock stretching happens does Master reduce the bit rate or the clock of the signal or does it stop transmitting the data? and does Clock stretching is a phenomenon observed only with I2c or any other protocols. |
|
相关推荐
2个回答
|
|
关于CLCOK拉伸的讨论
HTTP://www. I2C-Bu.Org/CoCK扩展 http://eN.维基百科.org/wiki /i%c2%b2c 问候,Dana。 以上来自于百度翻译 以下为原文 A discussion of clcok stretching - http://www.i2c-bus.org/clock-stretching/ http://en.wikipedia.org/wiki/I%C2%B2C#Clock_stretching_using_SCL Regards, Dana. |
|
|
|
当(I2C)时钟拉伸发生时,它的奴隶做这件事,而不是主人。请参阅达南提供的链接。基本上,这是一个特定的I2C——奴隶可以向主人发出信号,因为某些原因它想要减速。
但是实际上,类似于SPI的其他协议也会发生类似的事情,但是在那里,主宰需要拉伸时钟,因为奴隶不能影响它。(我还没有在现实生活中看到过) 以上来自于百度翻译 以下为原文 When (I2C) clock stretching occurs, its the slave doing this, not the master. See the links Danan provided. So basically this is something I2C-specific - the slave can signal to the master that it wants to go slower for some reason. But actually something similar can occur with other protocols like SPI - but there the master needs to stretch the clock since the slave cannot influence it. (And I have not seen it there in real life yet) |
|
|
|
只有小组成员才能发言,加入小组>>
754个成员聚集在这个小组
加入小组2105 浏览 1 评论
1851 浏览 1 评论
3669 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1786 浏览 6 评论
1536 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
568浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
423浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
437浏览 2评论
383浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
915浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 09:31 , Processed in 0.751899 second(s), Total 49, Slave 43 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号