1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我对XC6SLX9-2TQG144C和MCB有疑问。 该FPGA具有-2速度等级和TQG144封装。 Spartan-6 FPGA存储器控制器(UG388)表示,TQG144封装不支持MCB。 Spartan-6系列概述(DS160)只是表示无论封装如何,-3N速度等级都不支持MCB。 哪一个是正确的? 或者DS160是指所有-3N速度级FPGA + TQG144封装FPGA? 除了TQG144之外的其他封装都不相关,因为我无法安全地焊接它们。 如果这个FPGA不兼容MCB,你能告诉我另一种可能以相当快的速度存储多达30兆位的方法吗? 以上来自于谷歌翻译 以下为原文 Hi, I have a question regarding the XC6SLX9-2TQG144C and MCB. This FPGA has a -2 speed grade and TQG144 package. The Spartan-6 FPGA Memory Controller (UG388) says, that the TQG144 package does not support MCB. The Spartan-6 Family Overview (DS160) just says that -3N speed grade does not support MCB regardless of the package. Which one is correct? Or does the DS160 means all -3N speed grade FPGA + TQG144 package FPGA? Other packages than the TQG144 aren't relevant, because i can't solder them safely. If this FPGA isn't MCB compatible, can you tell me another possible way to store up to 30 Mbits with a decent speed? |
|
相关推荐
1个回答
|
|
kantner写道:
一世, 我对XC6SLX9-2TQG144C和MCB有疑问。 该FPGA具有-2速度等级和TQG144封装。 Spartan-6 FPGA存储器控制器(UG388)表示,TQG144封装不支持MCB。 Spartan-6系列概述(DS160)只是表示无论封装如何,-3N速度等级都不支持MCB。 哪一个是正确的? 或者DS160是指所有-3N速度级FPGA + TQG144封装FPGA? 这些要求并不是唯一的。 他们都是正确的。 这是一个简单的布尔OR。 或者是AND。 DeMorganize它。 如果打包/ = TQ144,则速度/ = -3N MCB 那么,首先你需要定义“体面的速度”。 30 Mb并不多。 您可以将SDR DRAM芯片连接到FPGA并滚动自己的控制器。 这就是我要做的。 ----------------------------是的,我这样做是为了谋生。 以上来自于谷歌翻译 以下为原文 kantner wrote:Those requirements aren't exclusive. They are both correct. It's a simple boolean OR. Or an AND. DeMorganize it. if package /= TQ144 and speed /= -3N then MCB <= true; else MCB <= false; end if; Other packages than the TQG144 aren't relevant, because i can't solder them safely. If this FPGA isn't MCB compatible, can you tell me another possible way to store up to 30 Mbits with a decent speed?Well, first you need to define "decent speed." And 30 Mb isn't much. You could probably just connect an SDR DRAM chip to the FPGA and roll your own controller. That's what I'd do. ----------------------------Yes, I do this for a living. |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1124浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 00:39 , Processed in 1.442320 second(s), Total 45, Slave 39 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号