1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
移动电话、便携式媒体播放器、掌上游戏机和数码相机等便携式产品的激增,使得系统设计人员承受着越来越大的压力。他们必须不停地开发提供拥有新特性和功能的产品,并尽量缩短产品的上市时间。那么,CPLD可为便携设计带来哪些好处呢?在为便携应用选择逻辑解决方案时,需要考虑哪些主要设计因素呢? |
|
相关推荐
3个回答
|
|
手持产品得到了广泛的应用,例如移动电话、便携式媒体播放器、掌上游戏机和数码相机等便携式产品的激增,使得系统设计人员承受着越来越大的压力。他们必须不停地开发提供拥有新特性和功能的产品,并尽量缩短产品的上市时间。根据市场情报公司iSuppli的预测,核心半导体产品在上述领域的收入可望由2008年的260亿美元增长到2012年的300亿美元,相当于4%的复合年增长率(核心器件是由iSuppli公司定义的,如ASSP,ASIC和可编程逻辑器件)。
因为要求待机功耗低、电路板尺寸小和成本低,便携式产品的逻辑功能过去通常是由专用集成电路(ASIC)和专用标准产品(ASSP)来提供,可编程逻辑器件(PLD)的应用相当有限。然而,随着可编程器件架构的改进、功耗的降低、并采用新的封装使尺寸变小、成本降低,设计人员开始越来越多地使用PLD,因为与ASIC和ASSP相比,PLD在缩短上市时间和设计灵活性方面具有先天的优势。 CPLD的应用 在便携式产品中,复杂可编程逻辑器件(CPLD)一般用于电源上电时序、电平转换、时序控制、接口转换,I/O扩展和分立逻辑功能等。CPLD仅需几微秒就能上电,这使得它能控制系统中其他器件的上电时序。 在便携系统中,CPLD也被用来连接不同工作电压的多个器件。例如,在移动电话中,微控制器需要与工作在不同电压的外围器件、定时器和存储器连接。最新一代的CPLD可以与3.3V~1.5V之间的不同电压连接,因为它们有一个独立于输出电压(Vccio)的核心电源电压(Vccint)。CPLD的每个I/O组可配置成与逻辑器件接口相对应的独立工作电压。图1给出了典型便携系统中的CPLD的功能。 图1:典型便携式系统中的CPLD的功能。 通用I/O扩展是CPLD可与微控制器、ASIC或ASSP协同工作的另一个领域,它增加可用I/O的总数目。CPLD额外的一个优点是能与外设接口,还能重复编程。CPLD也可以用做接口转换,连接诸如I2C、SPI和存储器的不同接口,以及在便携系统中实现液晶面板的时序控制。 当为便携式应用选择逻辑解决方案时,设计人员应考虑的主要因素包括:上市时间、设计的灵活性、待机功耗,电路板尺寸以及系统集成的选择。 |
|
|
|
上市时间和设计灵活性
越来越短的产品生命周期对手持设备设计人员提出了新的挑战,他们必须提供消费者期望的新产品和新特性。对大批量产品来说,ASIC也许能提供较低的单价,但ASIC的一次性工程费用(NRE)很高,开发时间很长。如果ASIC的功能出错,或由于行业标准或市场需求发生变化而需要重新开发设计时,就会再次产生非常高的费用,包括工程资源、新的掩膜板和软件设计工具。此外,从开始实施新的修改方案到流片,再到批量生产,这过程需要很长时间,通常是几个月到一年。 与ASIC相比,ASSP的NRE较低,因为许多客户都在使用它们。不过,它们却限制了设计人员提供产品差异性的能力。 CPLD使设计人员能够进行随心所欲地开发、测试和修改设计,而不会产生任何掩膜成本或设计费用。由于CPLD可重复编程的特性,即使设备已经安装在现场,设计人员依然可以使用软件设计工具在最后一刻修正错误并进行产品升级。因此,设计人员能应对不断变化的要求和标准,并迅速给市场提供新的差异化产品,而无需做任何设计或重新设计电路板。 功耗 CPLD的功耗通常分为两个部分:静态功耗和动态功耗。静态功耗是指器件中没有信号跳变情况下消耗的功率。动态功耗是器件中有信号跳变情况下消耗的功率,且与内部电容,跳转频率和跳转电压成正比。对便携式系统而言,待机时间是一个关键的设计因素,因为设计人员要尽量减少逻辑电路的静态功耗,以尽量延长电池充电或更换的时间间隔。如今的低功耗CPLD的最大静态功耗为10~150uA,主要取决于器件的逻辑密度。 为进一步减少整个系统的功耗,有些CPLD允许用户有选择性地关闭未使用的输入引脚(称为“输入选通”),包括使能I/O引脚和输入缓冲器之间的复用器,及其CPLD内的相关电路(如图2所示)。激活使能信号时,所有的输入被隔离或处于关闭状态,从而使其中任何输入变化都不会引起内部引脚的变化。因此,即使I/O引脚的输入在变化,也不会影响器件的内部动态功耗。 举个例子,在莱迪思半导体的ispMACH 4000ZE CPLD中,一个块内的所有I/O引脚都共享一个PowerGuard(针对输入选通,Lattice给予此特性的名称)使能信号,称为块输入使能(BIE)信号。BIE可以用宏单元逻辑在内部产生,也可通过用户I/O从外部源或输入引脚的方式来产生。为增加设计的灵活性,器件有多少块就有多少块输入使能信号,数目从2至16不等。可以把两个或更多的使能信号组合在一起,构成一个用户使能信号。 以6宏单元的ispMACH406?ZE器件为例,除了两个激活的输入,其余的都使用了PowerGuard,使动态电流减少了99%。如图3所示,动态ICC从2.9毫安减少至26微安。 有些CPLD可以通过软件对每个引脚单独控制,使其为“高”或者“低”,从而进一步减少I/O电流和系统总功率。电压典型值为250mV~500mV的输入滞后电路通常用来实现降噪和减缓输入信号的变化,以提高信号的完整性。 由于主系统电源的典型值为1.8V,大多数便携式系统都需要LVCMOS接口。这些系统要求能与工作在TTL或LVCMOS标准的其他器件相连接。目前所有CPLD都有独立的核心电压和I/O电压,其中I/O电压能支持1.5、1.8、2.5和3.3V LVCMOS电平。诸如ispMACH 4000ZE这样的CPLD还能够与传统的5V电压LVCMOS器件接口。 |
|
|
|
电路板尺寸
随着便携式产品的体积不断缩小,设计人员必须在非常小的电路板上集成更多的逻辑功能。现在的CPLD可以采用超小型封装,包括芯片级BGA(csBGA,0.5毫米间距),只需25平方毫米或49平方毫米的电路板面积。而传统的薄型四方扁平封装(TQFP封装,0.8毫米间距)封装需要100平方毫米或196平方毫米的电路板面积。 当电路板空间有限时,采用这些封装非常理想。与传统的TQFP封装相比,这些封装使电路板面积减少了75%以上,从而简化了电路板布线并降低整个系统成本。图4为ispMACH 4000ZE csBGA封装示意图。BGA封装的热电阻值(典型值为10度/瓦)比TQFP或PQFP封装更低(典型值20度/瓦至40度/瓦)对于降低功耗和提高器件的可靠性,它们是更好的选择。 系统集成 通过减少电路板上的元件,可使系统总成本降低。当使用多个电路板元件时,制造成本,包括装配,包装和运输都会增加总的电路板成本。此外,电路板上的元件越多,故障率越高,这是由于焊球之间的残留物和其它随机故障所致。 减少元件也可以降低功耗。如今,低功耗CPLD用来整合外部时钟源和标准分立逻辑器件,如7400系列逻辑器件。单个可编程逻辑器件可用于集成多个分立的74xxx器件,还能实现其它功能,如I/O扩展,电平转换和时序控制。 针对系统集成,除了器件上逻辑密度为32~256的宏单元之外,ispMACH 4000ZE CPLD还具有片上用户振荡器和针对上电时序的定时器、键盘扫描和显示控制器功能。振荡器输出的典型频率为5MHz,而且还可进一步分频为128(7位)、1024(10位)或1048576(20位),以工作在更低的频率下。使用CPLD内的集成振荡器的好处是能降低电路板成本、简化库存管理和使产品过期风险最小化,这些因素通常与使用分立元件有关。下表对可用于便携式系统的最新一代CPLD系列进行了比较。 针对便携式系统的CPLD系列的比较。 本文小结 CPLD正在被越来越广泛地应用于便携式产品,具有零待机功耗选择、节省面积的超小型封装和增强的系统集成功能等优点。与过去使用的ASIC和ASSP相比,CPLD为设计人员提供了一个有着显著优势的低成本系统解决方案。此外,CPLD使得设计人员能在更短的时间内根据消费者的需求增加新的特性和功能,使产品更快上市,而且风险更小。 |
|
|
|
只有小组成员才能发言,加入小组>>
2894 浏览 3 评论
27696 浏览 2 评论
3470 浏览 2 评论
3982 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2332 浏览 3 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 22:35 , Processed in 0.929560 second(s), Total 52, Slave 43 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号