1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我尝试测试由MIG3.3生成的MCB。 在SP605板上。 在我发现的例子中,差分信号在UCF中声明如下: NET “dram_dqs” IOSTANDARD = DIFF_SSTL15_II; NET “dram_udqs” IOSTANDARD = DIFF_SSTL15_II; NET “dram_dqs_n” IOSTANDARD = DIFF_SSTL15_II; NET “dram_udqs_n” IOSTANDARD = DIFF_SSTL15_II; NET “dram_ck” IOSTANDARD = DIFF_SSTL15_II; NET “dram_ck_n” IOSTANDARD = DIFF_SSTL15_II; 问题是,当我尝试实现我的设计时,我在映射期间为每个信号获取此错误: 错误:Pack:2409 - I / O组件“dram_udqs_n”具有非法的IOSTANDARD值。 IOB组件配置为使用单端信令,不能使用差分IOSTANDARD值DIFF_SSTL15_II。 请更正IOSTANDARD属性值或I / O连接。 我检查了常量值(C_MEM_TYPE,C_MEM_DDR2_DIFF_DQS_EN ......),似乎没问题。 当我声明这样的先前信号:IOSTANDARD = SSTL15_II时,在UCF中实现是可以的。 你认为我可以在没有董事会风险的情况下运行我的设计吗?或者如果不可能的话,你可以帮助我吗? 谢谢。 JL |
|
相关推荐
1个回答
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1160浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 07:50 , Processed in 1.183682 second(s), Total 48, Slave 42 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号