1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我刚刚准备了一个小型设计来测试我们的FMC接口板。 FMC仅提供连接到TEST_P,TEST_N的32个LVDS双向传输通道 方向通过SPI(引脚SER_IN,CLK和LATCH)控制,连接到FMC的后续引脚(工作在LVCMOS25 I / O模式): 闩锁 - LA32_P CLK - LA32_N SER_IN - LA33_P 数据线连接到工作在LVDS25 I / O模式的LA0-LA31差分线。 有两个板 - 第一个(1号)连接到LPC FMC连接器,它可以正常工作 第二个(数字2)连接到HPC FMC连接器(但仅使用LPC部件)。 我发现的事实是,SER_IN1(AC29),CLK1(AA30)和LATCH1(Y30)引脚被正确驱动, 在SER_IN2(H21),CLK2(C21)和LATCH2(D21)引脚上,我得到常数0。 我附上整个设计。 这种奇怪行为的原因是什么? 董事会是否因某种方式错误配置? 或者这可能意味着HPC连接器中的LA32和LA33引脚损坏了? 当数据传输时,引脚LA0-LA31似乎正常工作, 先谢谢你, 最好的祝福, WOJTEK |
|
相关推荐
2个回答
|
|
|
|
|
|
我绝对无法将设计添加为附件(错误:“附件的内容与其文件类型不匹配。”显示,当我尝试这样做时)。
该设计可从以下链接获得: https://drive.google.com/file/d/0B1pnNZyXTewja0FHZzdkeVZDUTA/view?usp=sharing |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1157浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 01:59 , Processed in 1.272633 second(s), Total 77, Slave 61 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号