1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在ml_605的示意图中,我发现在一个银行(例如银行16)中混合了LVDS信号和信号端信号,所以银行应该收起2.5v,并且银行有DCI匹配。但是在银行
24(银行混合了LVDS信号和信号端信号),所以银行也应该是2.5v的汇率,银行也没有DCI匹配。 这就是为什么? 这两个问题之间有什么区别。我知道使用DCI匹配可以增加信号的完整性。但是当我应该选择DCI时我被融合(使用引脚VRN和VRP作为DCI匹配与否)。 |
|
相关推荐
4个回答
|
|
DCI是一项与LVDS无关的功能。
它适用于其他标准,如LVDCI LVCMOS,以及SSTL和HSTL DCI模式。 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 |
|
|
|
DCI是一项与LVDS无关的功能。
它适用于其他标准,如LVDCI LVCMOS,以及SSTL和HSTL DCI模式。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
亲爱的何塞:谢谢你的回复!
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2432 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2300 浏览 9 评论
3379 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2471 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1425浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
597浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
463浏览 1评论
2016浏览 0评论
739浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 22:44 , Processed in 1.432581 second(s), Total 82, Slave 66 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号