1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我正在寻找关于spartan3问题的帮助。 当我使用ISE 14.2实现我的项目时,实现成功完成并正确生成位流。 在将文件加载到FPGA中之后,我注意到之前实现的一些功能现在正在疯狂,即使我没有对这部分设计进行任何更改。 如果我在程序中的其他地方做了一个小改动并重新实现,那么一切都恢复正常。 有时,即使我没有对设计进行任何更改并重新实施更改设计目标& 国家选择,问题得到解决(直到下一次......)。 随着占用切片的数量接近100%,情况变得最糟。 设备利用率状态显示: 切片触发器数量:31% 4输入Luts数:65% 占用切片数:95% 任何想法? 谢谢 |
|
相关推荐
2个回答
|
|
这是计时问题的典型症状。
你可以有一个不受约束或不受约束的人 导致问题的路径,或时钟域交叉问题,或异步信号问题。 任何一个 导致问题发生或进入的方法涉及到具有不同位置的工具。 在某些展示位置,问题就会消失,要么是因为无约束的路径满足了必要的要求 定时,或者因为错误同步的信号上的相对路径延迟掩盖了问题。 我首先检查你的时间限制。 您可以在详细模式下运行后P& R静态时序 打开无约束路径。 看看无限制的路径,看看是否有 你错过了什么。 如果你有多个时钟,接下来要检查的是时钟域交叉。 这有点儿了 更难,因为可以自动查看的工具非常昂贵(Xilinx工具不这样做)。 检查跨越时钟域的信号,或者来自异步源的信号 仅通过单个寄存器在目标时钟域中捕获。 请注意,这不是亚稳态 问题。 亚稳态很少发生。 最重要的是单个采样点,因为 当信号不符合目标时钟的建立/保持时间时,它会输入多个信号 寄存器,寄存器在下一个时钟周期可能不同,可能会破坏您的状态逻辑。 该 与亚稳态窗口相比,建立/保持窗口非常大,因此您必然会看到这一点 问题,而亚稳态只会在蓝色的月亮中出现一次。 - Gabor |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2432 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2300 浏览 9 评论
3379 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2471 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1423浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
597浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
463浏览 1评论
2016浏览 0评论
739浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 22:33 , Processed in 1.285820 second(s), Total 77, Slave 61 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号