1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
任何人都可以告诉我,如果我生成两个时钟向导核心,我想给两个核心提供相同的输入时钟。
我怎么能够 ??? 如果下面是这样的话 clocking_wiz clk_wiz1(//端口时钟.CLK_IN1(clk),// IN输入时钟//输出端口.CLK_OUT1(ref_clk),// OUT我的参考时钟.CLK_OUT2(clk1),// OUT .CLK_OUT3(clk2) ,// OUT .CLK_OUT4(clk3),// OUT .CLK_OUT5(clk4),// OUT .CLK_OUT6(clk5),// OUT .CLK_OUT7(clk6),// OUT //动态相移端口.PSCLK(ref_clk ),// IN。PSEN(启用),// IN .PSINCDEC(inc_dec),// IN .PSDONE(完成),// OUT //状态和控制信号.RESET(rst)); // IN // INST_TAG_END ------结束实时模板--------- clocking_wiz2 clk_wiz2(//端口中的时钟.CLK_IN1(.........................),// IN我想输入上层核心的ref_clk 这个核心作为输入。我怎么能?//输出端口.CLK_OUT1(clk7),// OUT .CLK_OUT2(clk8),// OUT .CLK_OUT3(clk9),// OUT .CLK_OUT4(clk10),// OUT .CLK_OUT5(clk11),// OUT .CLK_OUT6(clk12),// OUT .CLK_OUT7(clk13),// OUT //动态相移端口.PSCLK(ref_clk),// IN .PSEN(启用),// IN .PSINCDEC(inc_dec),// IN .PSDONE(done2),// OUT //状态和控制信号.RESET(rst)); // IN // INST_TAG_END ------结束实时模板--------- 这是我在翻译时遇到的错误 输入pad net'ref_clk_OBUF'驱动多个缓冲区: 输入pad net'ref_clk_OBUF'正在驱动非缓冲原语: |
|
相关推荐
8个回答
|
|
嗨,
您需要在clk_wiz1核心的CLK_OUT1端口上禁用OBUF插入。 同时禁用clk_wiz2的CLK_IN1端口上的IBUF插入。 随附时钟向导的快照。 谢谢, 迪皮卡。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) 在原帖中查看解决方案 |
|
|
|
嗨,
您需要在clk_wiz1核心的CLK_OUT1端口上禁用OBUF插入。 同时禁用clk_wiz2的CLK_IN1端口上的IBUF插入。 随附时钟向导的快照。 谢谢, 迪皮卡。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) |
|
|
|
非常感谢
|
|
|
|
错误:地点:1151 - 无法安排的位置!
已发现MMCM / MMCM时钟组件对未放置在可路由的MMCM驱动器/负载站点对上。 驱动程序MMCM组件位于站点。 负载MMCM组件放置在现场。 如果它们都放置在相同的水平时钟区域对中,则它们可以使用它们之间的快速路径。 您可能想要分析存在此问题的原因并进行更正。 PAR中的此放置是不可用的,因此,应在您的设计中修复此错误情况。 您可以使用.ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为WARNING以生成NCD文件。 然后可以在FPGA编辑器中使用此NCD文件来调试问题。 下面列出了此时钟放置规则中使用的所有COMP.PINS的列表。 可以直接在.ucf文件中使用这些示例将此ERROR降级为警告。 错误:地点:1151 - 无法安排的位置! 已发现MMCM / MMCM时钟组件对未放置在可路由的MMCM驱动器/负载站点对上。 驱动程序MMCM组件位于站点。 负载MMCM组件放置在现场。 如果它们都放置在相同的水平时钟区域对中,则它们可以使用它们之间的快速路径。 您可能想要分析存在此问题的原因并进行更正。 PAR中的此放置是不可用的,因此,应在您的设计中修复此错误情况。 您可以使用.ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为WARNING以生成NCD文件。 然后可以在FPGA编辑器中使用此NCD文件来调试问题。 下面列出了此时钟放置规则中使用的所有COMP.PINS的列表。 可以直接在.ucf文件中使用这些示例将此ERROR降级为警告。 错误:地点:1151 - 无法安排的位置! 已发现MMCM / MMCM时钟组件对未放置在可路由的MMCM驱动器/负载站点对上。 驱动程序MMCM组件位于站点。 负载MMCM组件放置在现场。 如果它们都放置在相同的水平时钟区域对中,则它们可以使用它们之间的快速路径。 您可能想要分析存在此问题的原因并进行更正。 PAR中的此放置是不可用的,因此,应在您的设计中修复此错误情况。 您可以使用.ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为WARNING以生成NCD文件。 然后可以在FPGA编辑器中使用此NCD文件来调试问题。 下面列出了此时钟放置规则中使用的所有COMP.PINS的列表。 可以直接在.ucf文件中使用这些示例将此ERROR降级为警告。 错误:地点:1151 - 无法安排的位置! 已发现MMCM / MMCM时钟组件对未放置在可路由的MMCM驱动器/负载站点对上。 驱动程序MMCM组件位于站点。 负载MMCM组件放置在现场。 如果它们都放置在相同的水平时钟区域对中,则它们可以使用它们之间的快速路径。 您可能想要分析存在此问题的原因并进行更正。 PAR中的此放置是不可用的,因此,应在您的设计中修复此错误情况。 您可以使用.ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为WARNING以生成NCD文件。 然后可以在FPGA编辑器中使用此NCD文件来调试问题。 下面列出了此时钟放置规则中使用的所有COMP.PINS的列表。 可以直接在.ucf文件中使用这些示例将此ERROR降级为警告。 错误:包装:1654 - 时序驱动的放置阶段遇到错误。 现在我在Mapping时遇到这些错误。 基本上我使用相同的推荐时钟作为我的6个时钟向导的输入。 如果你能进一步帮助我 |
|
|
|
|
|
|
|
如果我在映射时遇到错误。
这是否意味着引脚分配有问题? 可能是的,可能没有。 你是如何使用这4个时钟的? 您是否需要生成与输入时钟相位对齐的MMCM时钟(这是典型的“源同步”设计)? 如果是,那么输入时钟的引脚选择将不允许在输入时钟和生成的时钟之间进行最佳的偏斜或相位对齐控制。 这是一个经常讨论的主题。 通过搜索这些论坛,您可以找到有关此主题的更多信息和详细信息。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 |
|
|
|
|
|
|
|
嗨@madiha
如果您可以为MAP错误创建新线程,那将是很好的。 谢谢, 迪皮卡。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1172浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 16:27 , Processed in 1.441292 second(s), Total 90, Slave 74 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号