1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
>我们的目标数据速率是6.25 Gbps。这是更好的方法吗?
不,这不是首选方法。 此实现中的抖动将显着增加,并将导致链接性能下降。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
嗨mcgett,我想问你一个问题。
我使用xc6slx25t中的GTP和TX中的REFCLKPLL以及RX中的RXRECCLK,但是我收到的数据不正确,它从8位数据高8位移位到8位数据。 我是否在TX和RX中使用了参考时钟? 如果我想在RX中使用RXRECCLK,我应该设置ohters端口或属性吗? |
|
|
|
您的问题与此主题无关,您应该为自己的主题创建一个新帖子。
您没有提供有关您的问题的大量信息,但数据对齐问题通常与不使用每个MGT中可用的数据对齐功能有关。 这意味着发送器必须在链路初始化开始时发送对齐序列,并且必须设置接收器逗号对齐以识别序列以及对齐功能使能。 有关这方面的更多信息,请阅读适合您家庭的GT用户指南。 如果您有任何后续问题,请创建一个新主题。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1172浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 16:40 , Processed in 1.301735 second(s), Total 52, Slave 46 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号