1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我们的项目打算在一个时钟区域内使用多个时钟频率 - 这些频率不一定是彼此的倍数 - 有时在程序运行时是动态的。 Zynq书中关于如何实现这一点的文档似乎很少; 有人可能会指向另一个资源,其中时钟硬件更多的文档? 或者,我很欣赏任何执行类似频率切换的项目示例。 谢谢。 |
|
相关推荐
2个回答
|
|
您好,请参阅http://www.xilinx.com/support/documentation/user_guides/ug472_7Series_Clocking.pdf动态模式mmcm如果有帮助。谢谢,Yash
|
|
|
|
嗨,我看到你正在使用Zynq并且你有多个时钟频率要求。
我认为多时钟频率要求是在Zynq的PL端,我的假设是正确的吗?如果你的要求是PL,它就像在Kintex-7或Artix-7设备上生成多个时钟频率一样好,主要的时钟源是 PL逻辑可以从PS的FCLK中导出.http://www.xilinx.com/support/documentation/user_guides/ug585-Zynq-7000-TRM.pdfRegards,Achutha -------------------------------------------------- -------------------------------------------请注意 - 请标记答案 如果提供的信息有用,请“接受为解决方案”。给予您认为有用并回复导向的帖子。感谢Kudos .------------------------ -------------------------------------------------- -------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1142浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
726浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 14:39 , Processed in 1.035304 second(s), Total 44, Slave 38 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号