1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我将阅读“EDK概念工具和技术”手册v14.3中的教程。
正如手册所述(第27页),“您在PlanAhead工具中创建了项目并添加了嵌入式处理器源,然后使用Base System Builder在XPS中设计了您的硬件平台,最终为FPGA生成了一个比特流。” 这是真实的,我就是这样。 现在它说,“......你将硬件平台描述导出到软件开发套件(SDK)。” 手册说要遵循以下步骤: 1.在PlanAhead工具中,选择“文件”>“导出”>“导出硬件SDK”。 2.在打开的“导出硬件”对话框中,选择“包括比特流和导出硬件”选项。 3.单击“确定”。 我做了所有这些,几秒钟后我得到了错误:“错误:[共17-53]用户例外:没有开放式设计。请在执行此命令之前打开设计。” 据我所知,我按照手册中的步骤进行操作。 PlanAhead对项目开放。 所以我不明白这个错误。 我错过了什么? 史蒂夫 |
|
相关推荐
5个回答
|
|
|
|
|
|
当PlanAhead启动时,它会输出一条消息“尝试获取许可证:PlanAhead”,然后是“PlanAhead的Gota许可证”。
单击“许可证配置管理器”时,弹出窗口将显示列出的所有功能的有效许可证。 据我所知,我有任何需要的许可证。 史蒂夫 |
|
|
|
你好奥斯汀,
我现在有同样的问题。 我有一个警告说我的planahead(14.3)许可证将在20天后到期。 但是,当我的edk设计中有2个bram块时会发生此错误。 打开SDK的一个快速解决方案是打开已实现的设计,然后导出到SDK。 但后来我无法编程FPGA。 当我按下程序fpga按钮没有任何反应时,程序FPGA窗口不会打开 什么是可能的解决方案 问候 Pruthvi |
|
|
|
|
|
|
|
您好Francesc,请在嵌入式工具论坛中创建有关您的查询的新主题。
它将帮助您从嵌入式专家那里得到正确的答案。此外,这篇文章已经很老了,所以很多用户都不会考虑这个问题。 因此,在获得正确答案后,始终建议使用新查询创建新线程并关闭线程。谢谢,Yash |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1148浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 19:16 , Processed in 1.178687 second(s), Total 53, Slave 47 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号