1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好
我正在使用Vivado和带有高速模拟的Kintex-7 FPGA DSP开发套件进行一个简单的项目。 如何在块设计中包含FMC150卡,以便通过端口寻址正弦信号(由DDS编译器生成)? 先谢谢你! |
|
相关推荐
2个回答
|
|
4DSP在大多数系统上都有此卡的参考设计。
如果你的devkit存在,你可以问他们。 如果没有,您可以轻松地将DDS编译器的输出端口声明为外部,并在引脚约束中将这些引脚分配给FMC卡的引脚。 如果您感兴趣的连接是差分的,我相信您可以在程序框图中实例化差分IO,并将这些IO的输出外部并将它们连接到xdc文件中的引脚。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 在原帖中查看解决方案 |
|
|
|
4DSP在大多数系统上都有此卡的参考设计。
如果你的devkit存在,你可以问他们。 如果没有,您可以轻松地将DDS编译器的输出端口声明为外部,并在引脚约束中将这些引脚分配给FMC卡的引脚。 如果您感兴趣的连接是差分的,我相信您可以在程序框图中实例化差分IO,并将这些IO的输出外部并将它们连接到xdc文件中的引脚。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1271浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 09:25 , Processed in 1.303343 second(s), Total 50, Slave 44 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号