1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我已经在micrlaze中建立了用于SPI ip核心的EDK平台。 我正在使用Spartan6 FPGA以及如何使用Isim模拟edk中的SPI ip core以及如何验证spi ipcore。 谢谢& 问候 Madhu B |
|
相关推荐
2个回答
|
|
你好,
我已经在micrlaze中建立了用于SPI ip核心的EDK平台。 我正在使用Spartan6 FPGA以及如何使用Isim模拟edk中的SPI ip core以及如何验证spi ipcore。 谢谢& 问候 Madhu B |
|
|
|
以下是运行SPI模拟的步骤。
从// IP3 / DEV / hw / axi_quad_spi / axi_quad_spi_v3_1签出核心 转到验证tb / packages / core_tb_parameters_pkg.svh并将参数更改为所需的配置(您可以参考test / tpr / axi_quad_spi_v3_1_focused_vivado.tpr进行参数设置)。 例如,在TPR中运行测试caserefer到Numonyx Flash页面程序测试(第276到289行) 转到验证/模拟目录 Cadman添加t questa v 10.2a(设置modelsim) vsim& 在MTI控制台中运行以下命令 做compile_core.do 2013.3_daily_latest 做compile_tb.do 2013.3_daily_latest VSIM + notimingchecks + ACC + OVM_TESTNAME = numonyx_PP_test -L dist_mem_gen_v8_0 -L blk_mem_gen_v8_0 -L fifo_generator_v11_0 -L proc_common_v4_0 -L axi_lite_ipif_v2_0 -L interrupt_control_v3_0 -L axi_quad_spi_v3_1 -L ovm_pkg -L xam_common_pkg -assertdebug -voptargs = + ACC -permit_unmatched_virtual_intf -onfinish停止-sv_seed random -t ps -novopt work.ip_tb; log r / ip_tb / * 谢谢和RegardsBalkrishan ----------------------------------------------- ---------------------------------------------请将帖子标记为 一个答案“接受为解决方案”,以防它有助于解决您的查询。如果一个帖子引导到解决方案,请给予赞誉。 |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1177浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
587浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 22:30 , Processed in 1.612817 second(s), Total 80, Slave 64 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号