1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我们是一群学生在Zynq 7000 AP SoC上做项目。 我们已经提供了一个基本代码,OV7670摄像头可以捕获实时视频并将其发送到电路板。 电路板直接在VGA屏幕上显示视频。 内存缓冲区已用于此目的。 它使用PL的Block RAM。 我们的任务是首先将视频存储在DDR块中,然后将视频从那里传输到SD卡。 我们该如何解决这个问题? 任何建议将不胜感激。 提前致谢, Sai Gautam J P. |
|
相关推荐
6个回答
|
|
我建议您从FMC IMAGEON演示中了解VDMA:http://www.xilinx.com/esp/video/refdes_listing.htm
www.xilinx.com |
|
|
|
请找几个使用VDMA和DDR存储和移动视频数据的xapp。
http://www.xilinx.com/support/documentation/application_notes/xapp897-video-streaming-system-freertos.pdf http://www.xilinx.com/support/documentation/application_notes/xapp890-zynq-sobel-vivado-hls.pdf 希望这可以帮助。 问候 Sikta |
|
|
|
但即使在我这样做之前,我想知道什么是理想的方式去怀疑......
第一步是将PL中的像素数据存储到DDR中 在PL上使用DMA控制器是不是一个好主意,从那里使用AXI HP端口到DDR控制器? |
|
|
|
但即使在我这样做之前,我想知道什么是理想的方式去怀疑......
第一步是将PL中的像素数据存储到DDR中 在PL上使用DMA控制器是不是一个好主意,从那里使用AXI HP端口到DDR控制器? |
|
|
|
是的,对于真实的框架尺寸,这是一个很好的方法。
如果您参考我在上一篇文章中链接的设计,您将看到一个如何使用HDMI实现此功能的简单示例。 如果您需要使用VGA,则必须稍微修改设计,但系统已为您完成。 www.xilinx.com |
|
|
|
我现在正在研究类似的东西你能用参考设计帮助我吗?
|
|
|
|
只有小组成员才能发言,加入小组>>
2432 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2300 浏览 9 评论
3379 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2471 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1431浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
597浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
463浏览 1评论
2016浏览 0评论
739浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-31 02:06 , Processed in 1.497196 second(s), Total 88, Slave 72 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号