1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,我正在与SoC迈出第一步,我目前正在使用Zybo Zynq开发板。
我有一个简单的问题:是否可以创建多个设备配置,为每个配置生成比特流并将比特流存储在内存或其他内容中,以便创建一个说“配置库”,这允许用户 在运行时选择适当的配置。 如果是这样,任何人都可以分享创建这样一个“库”的过程看起来像什么?提前感谢! :) |
|
相关推荐
1个回答
|
|
SSS ...
使用足够大的外部闪存设备,您可以拥有超出第一个配置的许多配置,默认情况下始终首先加载。 加载后,可以使用各种方式加载另一个配置。 也许最简单的方法是使所有后续图像成为部分比特流:它们都将具有始终存在的共同核心。 这样,其他图像可以在仍然运行第一个配置时加载到零件中,使用函数库中的新功能“填充”配置。 这就是用于PCIe应用程序的东西,例如,因为需要有一块PCIe接口告诉主机系统“我真的在这里,但很忙,所以请稍等片刻,直到我准备好进行枚举。” 今天的linux映像支持在Zynq中将配置加载到PL中(有一个驱动程序将比特流作为设备加载到配置中)。 对于大多数这些方法,其他图像不在配置存储设备中,而是在Zynq中映射到PS的其他一些存储器中。 https://forums.xilinx.com/t5/Embedded-Linux/Zynq-Loading-bitfile-into-FPGA-from-Linux-xdevcfg/td-p/237850 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1121浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 20:02 , Processed in 1.268451 second(s), Total 76, Slave 60 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号