1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
感谢您的回复,但问题与部分重新配置无关。
|
|
|
|
你好@ xil_azdem
CONFIG_MODE约束基本上是用于运行DRC检查的工具。 你可以做一件事来完成你想要做的事情。 1.不要在XDC中设置CONFIG_MODE约束 2.不要在XDC中设置BITSTREAM相关设置 实现设计并获得路由dcp。 3.创建两个Tcl文件来读取上面的dcp和 a。)设置相关的比特流(SPI)设置和转储.bit& MCS b。)dumpout .bit& mcs(SMAPx16) |
|
|
|
|
|
|
|
你好@ xil_azdem
是。 GUI流程不会为您的用例提供所需的灵活性。 您可以使用当前的GUI流,直到生成路由的dcp,超过该点,您需要依靠Tcl为您的两个不同配置生成分离的.bit / mcs。 |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1143浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
726浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 15:45 , Processed in 1.329691 second(s), Total 84, Slave 68 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号