1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你需要在这里详细说明这个问题。
您需要添加ILA内核以使用JTAG对设计进行逻辑调试。 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
|
|
|
|
我不知道问题是什么,所以我受限于我可以推荐给你的东西。
这不是社区的工作方式。 人们不在这里猜测你的设计可能出现什么问题。 这是您与更广泛的Xilinx FPGA社区之间的合作。 你能清楚地概述你所看到的问题吗? 从那里我们都可以尝试提供帮助。 你说你需要使用JTAG来调试问题。 正如我所说,你可以插入一个可以通过JTAG进行通信的ILA内核。 如果您有处理器,则JTAG连接将允许访问SDK环境中的处理器以调试软件问题。 您可以单步执行软件应用程序并以这种方式观察结果 如果问题在于启动和配置,那么您可以使用JTAG读取配置状态寄存器并尝试以这种方式识别您的问题。 但是,正如我在开始时所说的,如果不共享细节,很难解决问题。 基思 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
谢谢。
|
|
|
|
如何从外部存储器(表格计算机)读取数据,将其存储到BRAM中,使用UART lite从BRAM将数据写入外部存储器。
我正在使用Nexys 4 ddr fpga板。 1)是否有必要使用Microblaze软处理器进行读写。 2)不使用Microblaze软处理器,可以使用UART lite进行读写。 |
|
|
|
我想通过PCI Express将我的Artix-7连接到PC,我该怎么办?
|
|
|
|
嗨@khyam,为什么不将这个问题发布到专用的PCIe板上。
https://forums.xilinx.com/t5/PCI-Express/bd-p/PCIe您将获得更多帮助。 -------------------------------------------------- -----------------------不要忘记回答,kudo,并接受为解决方案.------------- -------------------------------------------------- ---------- |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1122浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 21:42 , Processed in 1.257184 second(s), Total 58, Slave 52 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号