1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
为了确保正确回退到金启动,AR#67221规定QSPI闪存的D2和D3数据条应连接到4K7上拉。
但是看看Zynq xc7z030fbg676,这些引脚也可用作配置模式引脚。 QSPI D2 =模式引脚M2 = FPGA引脚F24,QSPI D3 =模式引脚M3 = FPGA引脚C26。 在AR#67221之后,M2和M3都将被拉高,导致从SD卡启动,并且Zynq无法设置为从QSPI闪存启动。 我误解了吗? 如何解决这个问题,以便可以从QSPI启动以确保正确的回退? |
|
相关推荐
2个回答
|
|
你好@英格
AR不适用于Zynq。 AR仅适用于在主模式下配置的FPGA。 对于Zynq(SoC),PL块配置由PS(ARM处理器)控制,因此AR中的配置模式和说明不适用。 对于Zynq multiboot,您可以参考此链接。 http://www.wiki.xilinx.com/Zynq-7000+AP+SoC+Boot+-+Multiboot+Tech+Tip 在原帖中查看解决方案 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1117浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 16:08 , Processed in 1.276071 second(s), Total 78, Slave 62 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号