1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在使用Virtex-6和Spartan-6用于医学成像应用,我需要为多普勒测量提供精确的频率可变时钟。 歪斜并不重要,但抖动确实如此。 对于其他用途和其他器件,我使用了驱动IOB DDR寄存器时钟线的简单方法来为FPGA外部的时钟供电。 使用Virtex-6,我听说有一个新的“高性能”时钟(HPC),具有低抖动,用于将时钟直接从MMCM转发到IO。 在计时资源用户指南(第34页)中,有人说: “HPC没有与之关联的缓冲区.ISE软件通过检查设计中与IOLOGIC(OLOGIC)的连接自动确定何时使用此资源。” 我想知道如何确保使用HPC。 我实际上更喜欢它是不是自动的,如果有一个与之关联的缓冲区,以确保这个资源放置不会改变。 问候,山姆 |
|
相关推荐
2个回答
|
|
此外,我想我经历的缓冲区越少,我的clok抖动越好,所以我需要一些更全面的信息,关于OSERDES直接连接到HPC的位置以及如何确保它们将被正确使用。
|
|
|
|
有人回答我的问题吗?
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1116浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 14:09 , Processed in 1.133099 second(s), Total 47, Slave 41 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号