1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
嗨
我使用带有ML523板的virtex 5 xc5vlx110t。 我使用VHDL编码,其输出数据类型是std_logic。 我想连接DAC传输模拟信号。 我可以使用任何DAC吗? 或者只能使用特定的DAC吗? 我有MAX5216评估套件+,我不知道如何连接ML523和这个DAC。 谢谢 |
|
相关推荐
4个回答
|
|
根据评估套件的数据表,有四个跳线允许您选择DAC的内部或外部控制。
如果您连接这些(JU2,JU3,JU4和JU5)以进行外部控制,您可以使用标题H3将ML523连接到电路板。 请参见第7页的原理图。接头包含4个DAC控制输入和4个接地引脚。 从ML523开始,您只需要4个LVCMOS33输出引脚来控制DAC。 这些对应于CS条(芯片选择低电平有效),DIN(串行数据输入),SCLK(串行时钟)和CLR条(清除低电平有效)。 MAX5216数据手册描述了这些信号如何控制DAC。 您需要提供VHDL代码以适当地摆动信号。 - Gabor 在原帖中查看解决方案 |
|
|
|
根据评估套件的数据表,有四个跳线允许您选择DAC的内部或外部控制。
如果您连接这些(JU2,JU3,JU4和JU5)以进行外部控制,您可以使用标题H3将ML523连接到电路板。 请参见第7页的原理图。接头包含4个DAC控制输入和4个接地引脚。 从ML523开始,您只需要4个LVCMOS33输出引脚来控制DAC。 这些对应于CS条(芯片选择低电平有效),DIN(串行数据输入),SCLK(串行时钟)和CLR条(清除低电平有效)。 MAX5216数据手册描述了这些信号如何控制DAC。 您需要提供VHDL代码以适当地摆动信号。 - Gabor |
|
|
|
目前数据输出是如何完成的?
这是一辆大型并行巴士吗? 串行流? 一个特定的串行协议? MAX5216采用SPI兼容接口。 要使用它,您必须在块中创建一个SPI控制器。 您可能还需要进行一些级别转换; MAX5216可能无法处理Virtex 5的输出电压(取决于您使用的I / O电压)。 对于并行总线,不同的ADC会更好。 你可以用一堆电阻构建一个非常简单的并行ADC; 这可能是一个好的开始。 |
|
|
|
@ u4223374感谢您的回复,我的数据输出是串行比特流,如下所示。
港口 ( clk:在std_logic中; rstn:在std_logic中; outdata:out std_logic); 如果我使用这个DAC,我是否必须使用4个输出端口? 我应该使用哪个引脚? 当我只使用1个出口时,我使用了AF19。 (我不知道如何使用很多针,因为我既不是我的主要也不是教训。) 谢谢 |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1151浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
583浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
449浏览 1评论
2004浏览 0评论
728浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 22:08 , Processed in 1.101063 second(s), Total 52, Slave 46 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号