1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我有一块新电路板,LVDS相位似乎不对。
我正在使用Kintex XC7K160-3FBG484,我在HP银行中实例化了一个LVDS驱动程序。 当我看到接收端的信号,距离信号源约1.8英寸时,两个信号几乎完全同相,而不是180度异相。我正在运行180MHz的信号,所以我不应该 实际上是在推动LVDS的极限。信号通过两条线路上的100欧姆电阻终止。我的走线阻抗计算为大约75欧姆,不理想,但不是灾难性的。走线的长度差异大约为0.1“,也是 不是灾难性的。 当我降低频率时,我可以看到正确的相移返回,但我必须大幅降低频率。 我错过了什么吗? 难道我做错了什么? 还有什么我应该看的吗? 谢谢, 巴里 |
|
相关推荐
2个回答
|
|
b,
你是如何测量它的? 如果使用两个示波器探头进行差分测量,是否设置为A-B? 如果你单独观察它们,那么当另一个低的时候,一个人会变高。 您检查过探头是否相位匹配? Austin Lesea主要工程师Xilinx San Jose |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1157浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 01:19 , Processed in 1.206953 second(s), Total 79, Slave 63 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号