1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,有人可以帮我理解7系列的看门狗定时器bahaviour吗?
什么事件可以阻止看门狗计数器,它是启动序列的SYNC字吗? UG470表示这是启动序列的结束。 但是,当我看到xapp1247(MultiBoot with 7 Series FPGA和SPI)附录A - 使用屏障或定时器图像时,在我看来,监视器应该仅由SYNC WORD停止。因为这种方法的优点是: 消除了计算TIMER_CFG比特流属性的定时器值的要求“。 它正在谈论“有助于将配置逻辑同步到已知良好的SYNC字的短定时器......”。 如果我理解这个定时器阻塞,那么这个方法使用的定时器可能明显短于整个配置需求(足够的时间只是位数据开头的下一个SYNC字) 基于AR#58249,在我看来,SYNC字仅停止看门狗计数器为Spartan 6设备,但我不确定因为xapp1247屏障方法。 我对障碍法的理解是错误的吗? 谢谢 |
|
相关推荐
3个回答
|
|
检查建议的这一部分以使用看门狗。要使用看门狗监视比特流配置,将TIMER_CFG_MON设置为1,并在写入比特流中的TIMER寄存器时设置所需的TIMER_VALUE。
在启动完成之前,TIMMER_VALUE应足以覆盖整个FPGA配置时间。 启动时DCI匹配,MMCM锁定或DONE的任何等待时间也应包括在内。从此我明白看门狗只有在FPGA配置完成且DONE断言时才会停止。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
嗨,
我有同样的问题,你有没有得到答案的运气。 我有类似的要求不使用TIMER_CFG比特流属性的定时器值(CFGMCLK时钟容差太高%50),因此在app 1246中指定试图创建屏障或定时器图像。 谢谢, 切特。 |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1159浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 06:54 , Processed in 1.347954 second(s), Total 79, Slave 63 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号