1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在(XC7Z020CLG400-2)中开发了一个基本的视频处理系统。它包括视频到AXI4-stream ip core,视频定时控制器ip core,Image Enhancement ipcore,VDMA和AXI4-视频输出。
输入视频来自具有PAL输出的视频源,分辨率为576 * 720 @ 27MHz。 从PAL相机捕获并由解码器接收的输入视频和来自16位数据的视频在axi4流ipcore中被输入到视频中,并且视频输入到AXI4流连接到VDMA然后到图像增强ipcore(YCbCr 4:2: 2),然后再次到另一个VDMA然后到AXI4-stream到视频输出。 输出视频用于监视。 我的输出视频发现有增强但没有获得彩色图像。 你能帮我解决一下这个问题。 |
|
相关推荐
8个回答
|
|
你好,
确保每个IP都具有正确的色彩空间配置。 特别要注意VDMA的MM2S通道的Stream端。 如果这没有帮助,您可以发布您正在看到的图像行为的屏幕截图。 www.xilinx.com |
|
|
|
你好,
我认为问题是因为在视频输入到AXI4-Stream和AXI4-Stream到视频输出时我们有YUV / RGB格式而不是YCbCr格式,所以可能因为我们没有获得彩色图像,因为图像增强Ipcore是 采用YCbCr格式。 我附上了我正在拍摄的照片,请检查一下。 谢谢 |
|
|
|
|
|
|
|
|
|
|
|
嗨,
你能帮我解决这个问题吗? 我找不到解决方案。 Video in的输入是16位,因为我使用8-16位自定义ipcore并转换来自Decoderto 16位的8位数据并将其转换为Video-in并且视频输出(16位)直接输入到 编码器,因为它是16位。 能帮我解决这个问题吗? 感谢致敬, Devdatt |
|
|
|
我正在使用8-16位自定义ipcore并将来自解码器的8位数据转换为16位并赋予视频输入和视频输出
你能准确解释一下这是做什么的吗? 如果我不得不猜测,我会集中精力在这里。 www.xilinx.com |
|
|
|
|
|
|
|
嗨,
你是因为8到16位转换器吗? 它是一个自定义ipcore。这里我们连接两个8位数据并将其作为16位发送。 因为来自解码器的数据是8位,所以这里我们使用8到16位并将其提供给Video-in ip core。 谢谢, Devdatt |
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1158浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
584浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
450浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 05:14 , Processed in 1.330673 second(s), Total 58, Slave 52 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号