1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我的测试代码是一个简单的LED闪烁。 当我使用PL时钟驱动此代码时,它会闪烁正确的频率。 当我使用Zynq PL结构时钟驱动它时,它没有。 所以, 我使用JTAG编程板。 首先我编程PL侧,led闪烁频率错误。 然后,我在SDK中编程PS端,led闪烁正确的频率! 我的问题, 当锁定Zynq PL时钟? PS程序之后? 需要多长时间? 是不是意味着,PL配置期间LED闪烁错误,在非易失性Flas Boot中编程PS期间(或之后)闪烁? 谢谢 的Berker |
|
相关推荐
2个回答
|
|
|
|
|
|
@berker_atel
>>当锁定Zynq PL时钟? PS程序之后? 需要多长时间? PL时钟由PS中的一个PLL生成。 FSBL在相关寄存器中编程PLL参数和PL时钟生成值,然后编程PL。 因此,如果您在启动期间使用来自闪光灯的正确FSBL,则您的PL LED应以正确的频率闪烁。 如果您的启动闪烁速率与将tcl文件与SDK一起使用时发生的情况不同,则表示您尚未更新启动闪存中的FSBL。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2458 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1123浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
581浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
447浏览 1评论
2002浏览 0评论
725浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 00:18 , Processed in 1.212003 second(s), Total 78, Slave 62 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号