1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1、基于ARM处理器的无线SoC设计 系统由安路EG4S20的FPGA开发板、FM_SDR射频模块板,ILI9341液晶屏组成。FPGA开发软件为Anlogic TD5.0.3,使用Keil5软件编写M0程序,并用DAP_LINK下载器下载软件程序。FPGA开发板搭载了4位数码管、16个矩阵按键、8个红色LED、8个拨码开关,JTAG仿真电路,USB转串口电路,无源蜂鸣器等。 目前系统有6个功能: 1,喜爱电台显示;2,手动切换电台频率;3,一键自动搜台;4,LED展示(LED闪烁、流水灯);5,录音功能(电台WAV文件录音);6,全双工对讲 在本设计中,基带信号的解调和处理是实现的难点,也是设计指标能否达到的关键。虽然音频信号只有几十KHz的采样率,但是为了保障数字解调结果能够稳定收敛,必须得用采样率比音频高出好几倍的IQ数据去解算。于是本设计根据音频采样率和ADC的硬件参数,设计了IQ信号采样率为500KHz。在这个采样率下,如果由处理性能不高的M0处理器执行软件解算的话,将会大大增加CPU的负担造成系统反应慢,甚至来不及解算造成声音卡顿失真。 原作者:谭兴柏、王震、杨浩
|
|
飞凌嵌入式ElfBoard ELF 1板卡-TF卡烧录流程之烧写过程
91 浏览 0 评论
iTOP-3A5000主控板龙芯架构外加机箱就是一台电脑主机
1031 浏览 0 评论
迅为RK3568开发板EMMC镜像导出打包update.img
1080 浏览 0 评论
飞凌嵌入式-ELFBOARD 硬件知识分享-ELF 2电源电路讲解
1506 浏览 0 评论
2213 浏览 0 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-31 00:13 , Processed in 0.607499 second(s), Total 67, Slave 48 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号