1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
最近使用了一款ADC芯片,MCU使用的是STM32f103的板子,通讯使用的是三线SPI模式,有CS#,DATA,CLK,在使用中遇到一些问题,使用中发现在CS#拉低后,DATA会被ADC拉高(ADC不是输入状态),在CLK信号来后释放,这会导致在CS#拉低后且MCU为低时出现0.7V的台阶电平。尝试了各种方法,比如上拉电阻,更改MCU输出模式,台阶仍然存在,请问该台阶电平该如何解决。 |
|
相关推荐
1 条评论
1个回答
|
|
可以尝试使用一个双向晶体管,将MCU的输出与ADC的输入连接起来,当MCU的输出为低时,双向晶体管的放大器会将ADC的输入拉低,从而避免出现0.7V的台阶电平。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
205 浏览 0 评论
求助一下关于51系列单片机的Timer0的计时问题,TH0、TL0+1的时间是怎么算的?
1253 浏览 1 评论
【RA-Eco-RA4E2-64PIN-V1.0开发板试用】开箱+Keil环境搭建+点灯+点亮OLED
848 浏览 0 评论
【敏矽微ME32G070开发板免费体验】使用coremark测试敏矽微ME32G070 跑分
853 浏览 0 评论
【敏矽微ME32G070开发板免费体验】开箱+点灯+点亮OLED
1073 浏览 2 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12010 浏览 31 评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 19:14 , Processed in 0.716907 second(s), Total 81, Slave 61 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号