1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我对用于 lx2160a-rdb 板的默认 RCW 中的 DDR PLL 设置以及参考手册中以下框图中显示的内容感到困惑:
我的困惑是,在 RCW 文件中,对于 2600MT/s DDR,为 MEM_PLL_RAT 和 MEM_PLL_CFG 设置了以下设置: MEM_PLL_CFG =3 MEM_PLL_RAT=26 MEM2_PLL_CFG=3 MEM2_PLL_RAT=26 源时钟设置为 100Mhz,因此 DDR1 时钟和 DDR2 时钟必须为 26*100/4 = 650Mhz,我必须有 1300Mhz 才能达到 2600MT/s? 你能澄清一下吗? |
|
相关推荐
1个回答
|
|
更新:时钟的观察显示 MEM_PLL_RAT =26 和 MEM_PLL_CFG=3 时时钟为1300Mhz => 2600MT/s。RCW 中的值是好的,但参考手册中肯定有错误,因为MEM_PLL_CFG = 3 它表示 1/4 除数,因此 2600/4 = 650Mhz。
|
|
|
|
只有小组成员才能发言,加入小组>>
1932个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
36419 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
4841 浏览 1 评论
6105 浏览 1 评论
6815 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
4247 浏览 0 评论
642浏览 2评论
求助,S32G上Core M启动后如何让Core A在Flash指定位置加载uboot?
639浏览 2评论
ESP32-WROVER-IE + LAN8720以太网,GPIO0电压只有1.6v,无法正常进入spi flash boot模式如何解决?
640浏览 2评论
求分享适用于PN7160 Android的NFC工厂测试应用程序
727浏览 2评论
842浏览 2评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 02:29 , Processed in 0.894259 second(s), Total 47, Slave 41 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号