1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
DSM是周期精确的仿真模型,您可以将其包含在一系列目标HDL仿真器中。
每个DSM特定于一个主机平台。 DSM与RTL模型的架构和功能完全匹配。 DSM直接从RTL模型派生而来。 DSM可以与多种行业标准的Verilog模拟器配合使用。 DSM执行速度在每秒5-500个周期的范围内,具体取决于: ·模拟器接口效率。 ·它被实例化的设计的复杂性。 ·原始设计的复杂性。 DSM包括: ·一个功能核心区。 ·Verilog包装器。 包装器使用主机模拟器的外语接口来实例化功能模型。 DSM通常使用Verilator编译器从ARM设计的RTL源代码派生而来。 对于某些ARM产品,可以使用额外的功能进行扩展,例如ARM添加的Tarmac跟踪。 DSM使用ARM开发的技术与包装器接口,以使单个编译模型能够与各种逻辑模拟器一起工作。 对于某些产品,DSM可能包括行为调试功能,如Tarmac跟踪。 当您使用编译后的模型时,它可以在不影响模型所包含的知识产权的情况下分发模型。
|
|
|
|
只有小组成员才能发言,加入小组>>
5818 浏览 5 评论
ARM9学习4-S3C2410的启动代码分析-For ADSv1.2
2864 浏览 0 评论
553浏览 1评论
501浏览 1评论
453浏览 0评论
安装适用于STMicroelectronics Edition 1.1版的Keil MDK应用说明
289浏览 0评论
526浏览 0评论
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 22:07 , Processed in 0.538312 second(s), Total 72, Slave 53 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号