1
完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
基于64通道(每通道等效50K)信号采集的需要,采用ad7606b+mux507的方式做了一个模块,使用FPGA控制采样。测试时采用了400K的通道切换速度,发现通道切换之后,信号的建立时间比较长,导致采样的数据不准。我看了一下ad7606b的数据手册上有阶跃信号建立时间这个参数,,我想知道是不是这个参数限制了系统的性能。另外想问下这个方案有没有改进的可能,或者说是完全不可行?
|
|
相关推荐
1个回答
|
|
电路设计需要再进一步改进,应该设计成,信号始终是在受同步控制才能够避免出现这样的问题,要不然是无法及时达到同步信号的.
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
小黑屋| 手机版| Archiver| 德赢Vwin官网 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 20:31 , Processed in 0.654904 second(s), Total 75, Slave 58 queries .
Powered by 德赢Vwin官网 网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
德赢Vwin官网 观察
版权所有 © 湖南华秋数字科技有限公司
德赢Vwin官网 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号